Byenveni nan sit entènèt nou an.

70 kesyon ak repons, kite PCB ale nan konsepsyon pik la

PCB (enprime sikwi tablo), Non Chinwa a se tablo sikwi enprime, konnen tou kòm tablo sikwi enprime, se yon eleman elektwonik enpòtan, yon sipò pou konpozan elektwonik, ak yon konpayi asirans pou koneksyon elektrik nan eleman elektwonik.Paske li fèt ak enprime elektwonik, yo rele li yon tablo sikwi "enprime".

1. Ki jan yo chwazi tablo PCB?
Chwa nan tablo PCB dwe fè yon balans ant satisfè kondisyon konsepsyon, pwodiksyon an mas ak pri.Kondisyon konsepsyon yo genyen tou de eleman elektrik ak mekanik.Anjeneral pwoblèm materyèl sa a pi enpòtan lè w ap desine tablo PCB gwo vitès (frekans ki pi gran pase GHz).

Pou egzanp, materyèl la FR-4 ki souvan itilize jodi a ka pa apwopriye paske pèt la dyelèktrik nan yon frekans nan plizyè GHz pral gen yon gwo enpak sou atenuasyon siyal.Osi lwen ke elektrisite se konsène, li nesesè yo peye atansyon sou si wi ou non konstan dyelèktrik la (konstan dyelèktrik) ak pèt dyelèktrik yo apwopriye pou frekans ki fèt la.

2. Ki jan pou fè pou evite entèferans frekans segondè?
Lide debaz la pou evite entèferans segondè-frekans se pou misyon pou minimize entèferans nan jaden elektwomayetik siyal wo-frekans, ki se sa yo rele crosstalk (Crosstalk).Ou ka ogmante distans ki genyen ant siyal la gwo vitès ak siyal analòg la, oswa ajoute tras tè gad/shunt akote siyal analòg la.Epitou peye atansyon sou entèferans nan bri nan tè a dijital nan tè a analòg.

3. Nan konsepsyon gwo vitès, ki jan yo rezoud pwoblèm nan entegrite siyal?
Entegrite siyal se fondamantalman yon kesyon de matche enpedans.Faktè ki afekte matche enpedans yo enkli estrikti ak pwodiksyon enpedans sous siyal la, enpedans karakteristik tras la, karakteristik fen chaj la, ak topoloji tras la.Solisyon an se konte sou revokasyon ak ajiste topoloji fil elektrik la.

4. Ki jan yo reyalize metòd distribisyon diferans lan?
Gen de pwen yo peye atansyon a nan fil elektrik la nan pè a diferans.Youn nan se ke longè de liy yo ta dwe osi lontan ke posib.Gen de fason paralèl, youn se ke de liy yo kouri sou menm kouch fil elektrik (kòt a kòt), ak lòt la se ke de liy yo kouri sou kouch yo anwo ak pi ba adjasan (sou-anba).Anjeneral, ansyen kòt a kòt (kòt a kòt, kòt a kòt) yo itilize nan plizyè fason.

5. Pou yon liy siyal revèy ak yon sèl tèminal pwodiksyon, ki jan yo aplike fil elektrik diferans?
Pou itilize fil elektrik diferans, li se sèlman sans ke sous la siyal ak reseptè yo tou de siyal diferans.Se konsa, li pa posib pou itilize fil elektrik diferans pou yon siyal revèy ak yon sèl pwodiksyon.

6. Èske yo ka ajoute yon rezistans matche ant pè liy diferans lan nan fen k ap resevwa a?
Rezistans matche ant pè liy diferans lan nan fen k ap resevwa anjeneral ajoute, ak valè li yo ta dwe egal ak valè enpedans diferans lan.Nan fason sa a bon jan kalite siyal la pral pi bon.

7. Poukisa fil elektrik pè diferans yo ta dwe fèmen ak paralèl?
Wout la nan pè diferans yo ta dwe byen fèmen ak paralèl.Sa yo rele pwoksimite apwopriye a se paske distans la pral afekte valè a nan enpedans diferans, ki se yon paramèt enpòtan pou desine yon pè diferans.Bezwen paralèl la tou akòz bezwen nan kenbe konsistans nan enpedans diferans lan.Si de liy yo byen lwen oswa tou pre, enpedans diferans lan pral konsistan, ki pral afekte entegrite siyal la (entegrite siyal) ak reta tan (reta tan).

8. Ki jan fè fas ak kèk konfli teyorik nan fil elektrik aktyèl
Fondamantalman, li se dwa separe tè a analòg / dijital.Li ta dwe remake ke tras siyal yo pa ta dwe travèse kote ki divize an (twou) otank posib, ak chemen aktyèl la retounen (chemen aktyèl retounen) nan ekipman pou pouvwa a ak siyal pa ta dwe vin twò gwo.

Osilator kristal la se yon sikwi osilasyon analòg pozitif fidbak.Pou gen yon siyal osilasyon ki estab, li dwe satisfè espesifikasyon yo nan benefis bouk ak faz.Sepandan, spesifikasyon osilasyon an nan siyal analòg sa a fasil detounen, e menm ajoute tras gad tè ka pa kapab konplètman izole entèferans lan.Men, si li twò lwen, bri a sou avyon an tè pral afekte tou sikwi osilasyon fidbak pozitif la.Se poutèt sa, distans ki genyen ant osilator kristal la ak chip la dwe pi pre ke posib.

Vreman vre, gen anpil konfli ant routage gwo vitès ak kondisyon EMI.Men, prensip debaz la se ke rezistans yo ak kondansateur oswa pèl ferit te ajoute akòz EMI pa ka lakòz kèk karakteristik elektrik nan siyal la pa satisfè espesifikasyon yo.Se poutèt sa, li pi bon pou itilize teknik pou fè aranjman pou fil elektrik ak PCB anpile pou rezoud oswa diminye pwoblèm EMI, tankou routage siyal gwo vitès nan kouch enteryè a.Finalman, sèvi ak kondansateur rezistans oswa pèl ferit pou diminye domaj nan siyal la.

9. Ki jan yo rezoud kontradiksyon ki genyen ant fil elektrik manyèl ak fil elektrik otomatik nan siyal gwo vitès?
Pifò nan routeurs otomatik yo nan lojisyèl an routage pi fò kounye a te mete kontrent kontwole metòd la routage ak kantite vias.Atik yo anviwònman nan kapasite motè likidasyon ak kondisyon kontrent nan divès konpayi EDA pafwa diferan anpil.
Pou egzanp, èske gen kontrent ase yo kontwole fason koulèv yo sèpan, èske espas nan pè yo diferans dwe kontwole, ak sou sa.Sa a pral afekte si wi ou non metòd routage ki te jwenn pa routage otomatik ka satisfè lide designer a.
Anplis de sa, difikilte pou ajiste manyèlman fil elektrik la tou gen yon relasyon absoli ak kapasite nan motè a likidasyon.Pou egzanp, pushability nan tras, pushability nan vias, e menm pushability nan tras nan kòb kwiv mete, elatriye Se poutèt sa, w ap chwazi yon routeur ak yon kapasite motè fò likidasyon se solisyon an.

10. Konsènan koupon tès yo.
Yo itilize koupon tès la pou mezire si wi ou non enpedans karakteristik PCB pwodwi a satisfè kondisyon konsepsyon ak TDR (Time Domain Reflectometer).Anjeneral, enpedans yo dwe kontwole gen de ka: yon sèl liy ak yon pè diferans.Se poutèt sa, lajè liy lan ak espas liy (lè gen pè diferans) sou koupon tès la ta dwe menm jan ak liy yo dwe kontwole.
Bagay ki pi enpòtan an se pozisyon pwen tè ​​a lè w ap mezire.Yo nan lòd yo diminye valè a enduktans nan plon tè a (plon tè), plas la kote pwofonde TDR (sond) a tè anjeneral trè pre plas kote siyal la mezire (tip sond).Se poutèt sa, distans ak metòd ant pwen kote siyal la mezire sou koupon tès la ak pwen tè ​​a Pou matche ak pwofonde yo itilize.

11. Nan konsepsyon PCB gwo vitès, zòn vid kouch siyal la ka kouvri ak kwiv, men ki jan yo ta dwe distribye kòb kwiv mete nan plizyè kouch siyal sou baz ak ekipman pou pouvwa?
Anjeneral, pi fò nan kòb kwiv mete nan zòn vid la chita.Jis peye atansyon sou distans ki genyen ant kwiv la ak liy siyal la lè w depoze kòb kwiv mete akote liy siyal gwo vitès la, paske kwiv la depoze ap diminye enpedans karakteristik tras la yon ti kras.Epitou fè atansyon pa afekte enpedans karakteristik lòt kouch, tankou nan estrikti a nan yon liy teren doub.

12. Èske li posib pou sèvi ak modèl liy microstrip la pou kalkile enpedans karakteristik liy siyal ki anlè avyon pouvwa a?Èske siyal ki genyen ant pouvwa ak avyon tè a ka kalkile lè l sèvi avèk modèl stripline?
Wi, tou de avyon pouvwa a ak plan tè a dwe konsidere kòm avyon referans lè w ap kalkile enpedans karakteristik la.Pou egzanp, yon tablo kat-kouch: kouch tèt-pouvwa kouch-tè kouch-anba kouch.Nan moman sa a, modèl la nan enpedans karakteristik nan tras la kouch tèt se modèl la liy microstrip ak avyon an pouvwa kòm avyon an referans.

13. An jeneral, èske jenerasyon otomatik pwen tès pa lojisyèl sou tablo enprime wo dansite satisfè egzijans tès pwodiksyon an mas?
Si pwen tès yo otomatikman pwodwi pa lojisyèl jeneral la satisfè egzijans tès yo depann de si espesifikasyon yo pou ajoute pwen tès yo satisfè kondisyon ekipman tès la.Anplis de sa, si fil elektrik la twò dans ak spesifikasyon pou ajoute pwen tès yo se relativman strik, li ka pa posib otomatikman ajoute pwen tès nan chak segman nan liy lan.Natirèlman, li nesesè manyèlman ranpli nan kote yo dwe teste.

14. Èske ajoute pwen tès yo pral afekte kalite siyal gwo vitès?
Kòm pou si wi ou non li pral afekte bon jan kalite a siyal, sa depann de fason pou ajoute pwen tès yo ak ki jan vit siyal la ye.Fondamantalman, pwen tès adisyonèl (pa itilize via ki egziste deja oswa PIN DIP kòm pwen tès) yo ka ajoute nan liy lan oswa rale soti nan liy lan.Ansyen an ekivalan a ajoute yon ti kondansateur sou entènèt, pandan y ap lèt la se yon branch siplemantè.
De sitiyasyon sa yo pral afekte siyal gwo vitès la plis oswa mwens, epi degre enfliyans gen rapò ak vitès frekans siyal la ak pousantaj kwen siyal la (pousantaj kwen).Gwosè enpak la ka konnen atravè simulation.Nan prensip, pi piti pwen tès la, pi bon an (nan kou, li dwe tou satisfè kondisyon ki nan ekipman tès la).Pi kout branch lan, pi bon an.

15. Plizyè PCB fòme yon sistèm, ki jan yo ta dwe konekte fil tè ki genyen ant ankadreman yo?
Lè siyal la oswa pouvwa ant tablo PCB divès kalite konekte youn ak lòt, pou egzanp, tablo A gen pouvwa oswa siyal voye nan tablo B, dwe gen yon kantite egal kouran k ap koule soti nan kouch tè a tounen nan tablo A (sa a se Kirchoff aktyèl lwa).
Kouran an sou fòmasyon sa a pral jwenn plas la nan pi piti rezistans nan koule tounen.Se poutèt sa, kantite broch ki asiyen nan avyon an pa ta dwe twò piti nan chak koòdone, pa gen pwoblèm si li se yon ekipman pou pouvwa oswa yon siyal, konsa tankou diminye enpedans la, ki ka diminye bri a sou avyon an tè.
Anplis de sa, li posib tou pou analize bouk aktyèl la tout antye, espesyalman pati ki gen yon gwo kouran, epi ajiste metòd koneksyon fòmasyon an oswa fil tè pou kontwole koule aktyèl la (pa egzanp, kreye yon enpedans ki ba yon kote, pou ke pi fò nan aktyèl la ap koule soti nan kote sa a), redwi enpak la sou lòt siyal ki pi sansib.

16. Èske ou ka prezante kèk liv teknik etranje ak done sou konsepsyon PCB gwo vitès?
Koulye a, gwo vitès sikui dijital yo itilize nan domèn ki gen rapò tankou rezo kominikasyon ak kalkilatris.An tèm de rezo kominikasyon, frekans fonksyònman tablo PCB la rive nan GHz, ak kantite kouch anpile yo se 40 kouch osi lwen ke mwen konnen.
Aplikasyon ki gen rapò ak kalkilatris yo tou akòz avansman chips yo.Kit se yon PC jeneral oswa yon sèvè (Sèvè), frekans opere maksimòm sou tablo a te rive tou 400MHz (tankou Rambus).
An repons a kondisyon yo ki wo vitès ak gwo dansite routage, demann lan pou avèg / antere vias, mircrovias ak teknoloji pwosesis bati ap ogmante piti piti.Kondisyon konsepsyon sa yo disponib pou pwodiksyon an mas pa manifaktirè yo.

17. De fòmil enpedans karakteristik souvan referans:
Liy Microstrip (microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] kote W se lajè liy lan, T se epesè kwiv tras la, ak H se Distans ki soti nan tras la nan avyon referans la, Er se konstan dyelèktrik materyèl PCB la (konstan dyelèktrik).Fòmil sa a ka aplike sèlman lè 0.1≤(W/H)≤2.0 ak 1≤(Er)≤15.
Stripline (stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} kote, H se distans ki genyen ant de plan referans yo, epi tras la sitiye nan mitan an. de plan referans yo.Fòmil sa a ka aplike sèlman lè W/H≤0.35 ak T/H≤0.25.

18. Èske yo ka ajoute yon fil tè nan mitan liy siyal diferans lan?
Anjeneral, fil tè a pa ka ajoute nan mitan siyal la diferans.Paske pwen ki pi enpòtan nan prensip aplikasyon an nan siyal diferans se pran avantaj de benefis yo pote pa kouple mityèl (kouplage) ant siyal diferans, tankou anilasyon flux, iminite bri, elatriye Si yo ajoute yon fil tè nan mitan an, efè kouple a pral detwi.

19. Èske konsepsyon tablo rijid-flex mande pou lojisyèl konsepsyon espesyal ak espesifikasyon?
Ka sikwi enprime fleksib (FPC) dwe fèt ak lojisyèl konsepsyon jeneral PCB.Epitou sèvi ak fòma Gerber pou pwodwi pou manifaktirè FPC.

20. Ki prensip pou byen chwazi pwen baz PCB la ak ka a?
Prensip la nan chwazi pwen an tè nan PCB la ak koki a se sèvi ak tè a chasi bay yon chemen ki ba-enpedans pou aktyèl la retounen (kouran an retounen) ak kontwole chemen an nan aktyèl la retounen.Pou egzanp, anjeneral tou pre aparèy segondè frekans lan oswa dèlko revèy la, kouch tè PCB la ka konekte ak tè chasi a lè yo fikse vis pou misyon pou minimize zòn nan tout bouk aktyèl la, kidonk diminye radyasyon elektwomayetik.

21. Ki aspè nou ta dwe kòmanse ak pou DEBUG sikwi?
Osi lwen ke sikui dijital yo konsène, premye detèmine twa bagay nan sekans:
1. Verifye ke tout valè ekipman yo gwosè pou konsepsyon an.Gen kèk sistèm ki gen plizyè ekipman pou pouvwa mande sèten espesifikasyon pou lòd ak vitès sèten ekipman pou pouvwa.
2. Verifye ke tout frekans siyal revèy yo ap travay byen epi pa gen okenn pwoblèm ki pa monotonik sou bor siyal yo.
3. Konfime si siyal reset la satisfè kondisyon spesifikasyon yo.Si tout bagay sa yo nòmal, chip la ta dwe voye siyal premye sik la (sik).Apre sa, debogaj dapre prensip operasyon sistèm lan ak pwotokòl otobis la.

22. Lè gwosè a nan tablo sikwi a fiks, si plis fonksyon bezwen akomode nan konsepsyon an, li souvan nesesè pou ogmante dansite tras PCB a, men sa ka mennen nan entèferans mityèl amelyore nan tras yo, ak nan menm tan an, tras yo twò mens ogmante enpedans la.Li pa ka bese, tanpri ekspè prezante konpetans yo nan gwo vitès (≥100MHz) konsepsyon PCB gwo dansite?

Lè w ap desine PCB gwo vitès ak gwo dansite, yo ta dwe peye entèferans crosstalk yon atansyon espesyal paske li gen yon gwo enpak sou distribisyon ak entegrite siyal.

Men kèk bagay ou dwe peye atansyon sou:

Kontwole kontinwite ak matche enpedans karakteristik tras la.

Gwosè a nan espas tras la.Anjeneral, espas ki souvan wè se de fwa lajè liy lan.Enpak espas tras sou distribisyon ak entegrite siyal yo ka konnen atravè simulation, epi yo ka jwenn espas minimòm ki tolerab la.Rezilta yo ka varye de chip an chip.

Chwazi metòd revokasyon ki apwopriye a.

Evite menm direksyon tras yo sou kouch adjasan yo anwo ak pi ba yo, oswa menm sipèpoze tras yo anwo ak pi ba yo, paske sa a kalite crosstalk pi gran pase sa yo ki nan tras adjasan sou menm kouch la.

Sèvi ak avèg/antere vias pou ogmante zòn tras la.Men, pri fabrikasyon tablo PCB la ap ogmante.Li vrèman difisil pou reyalize paralelis konplè ak longè egal nan aplikasyon aktyèl, men li toujou nesesè pou fè li otank posib.

Anplis de sa, revokasyon diferans ak revokasyon mòd komen yo ka rezève pou bese enpak sou distribisyon ak entegrite siyal.

23. Filtè a nan ekipman pou pouvwa analòg se souvan LC kous.Men, poukisa pafwa LC filtre mwens efektivman pase RC?
Konparezon efè filtre LC ak RC dwe konsidere si wi ou non gwoup frekans yo dwe filtre ak seleksyon valè enduktans yo apwopriye.Paske reaktans endiktif (reactance) induktè a gen rapò ak valè inductance ak frekans.
Si frekans bri ekipman pou pouvwa a ba epi valè enduktans la pa gwo ase, efè filtraj la ka pa osi bon ke RC.Sepandan, pri a peye pou itilize RC filtraj se ke rezistans nan tèt li gaye pouvwa, se mwens efikas, ak peye atansyon sou konbyen pouvwa rezistans nan chwazi ka okipe.

24. Ki metòd pou chwazi valè inductance ak kapasite lè filtraj?
Anplis de frekans bri ou vle filtre, seleksyon valè enduktans la konsidere tou kapasite repons aktyèl la enstantane.Si tèminal pwodiksyon an nan LC a gen opòtinite pou pwodiksyon yon gwo kouran enstantane, yon valè enduktans twò gwo pral anpeche vitès la nan gwo aktyèl la ap koule tankou dlo nan inductor a ak ogmante bri rid.Valè a kapasite ki gen rapò ak gwosè a nan valè a spesifikasyon rid bri ki ka tolere.
Pi piti egzijans valè bri rid, se pi gwo valè kondansateur.ESR/ESL nan kondansateur a pral gen tou yon enpak.Anplis de sa, si LC a mete nan pwodiksyon an nan yon pouvwa règleman chanje, li nesesè tou yo peye atansyon sou enfliyans nan poto a / zewo ki te pwodwi pa LC a sou estabilite nan bouk la kontwòl negatif fidbak..

25. Ki jan yo satisfè kondisyon EMC yo otank posib san yo pa lakòz twòp presyon pri?
Ogmantasyon pri akòz EMC sou PCB a anjeneral akòz ogmantasyon nan kantite kouch tè pou amelyore efè pwoteksyon ak adisyon nan pèl ferit, toufe ak lòt aparèy repwesyon amonik wo-frekans.Anplis de sa, anjeneral li nesesè pou kolabore ak estrikti pwoteksyon sou lòt mekanis pou fè tout sistèm lan pase kondisyon EMC yo.Sa ki anba la yo se jis kèk konsèy konsepsyon tablo PCB pou diminye efè radyasyon elektwomayetik ki te pwodwi pa kous la.

Chwazi yon aparèy ki gen yon vitès pi dousman otank posib pou redwi konpozan wo-frekans ki te pwodwi pa siyal la.

Peye atansyon sou plasman konpozan segondè-frekans, pa twò pre konektè ekstèn.

Peye atansyon sou matche enpedans nan siyal gwo vitès, kouch fil elektrik la ak chemen aktyèl retounen li yo (chemen aktyèl retounen) pou diminye refleksyon wo-frekans ak radyasyon.

Mete kondansateur dekoupaj ase ak apwopriye nan broch pouvwa chak aparèy pou modere bri sou avyon pouvwa ak tè.Peye atansyon espesyal si repons frekans lan ak karakteristik tanperati kondansateur a satisfè kondisyon konsepsyon yo.

Ka tè a toupre konektè ekstèn la byen separe ak fòmasyon an, epi tè a nan konektè a ta dwe konekte ak tè a chasi ki tou pre.

Byen sèvi ak tras tè gad/shunt akote kèk siyal patikilyèman gwo vitès.Men, peye atansyon sou efè gad/shunt tras sou enpedans karakteristik tras la.

Kouch pouvwa a se 20H anndan pase fòmasyon an, ak H se distans ki genyen ant kouch pouvwa a ak fòmasyon an.

26. Lè gen plizyè blòk fonksyon dijital/analòg nan yon sèl tablo PCB, pratik komen an se separe tè dijital/analòg la.Ki rezon an?
Rezon ki fè yo separe tè dijital / analòg la se paske kous dijital la pral jenere bri sou ekipman pou pouvwa a ak tè lè chanje ant potansyèl segondè ak ba.Gwosè bri a gen rapò ak vitès siyal la ak grandè aktyèl la.Si avyon tè a pa divize ak bri ki te pwodwi pa kous la nan zòn dijital la gwo ak kous la nan zòn analòg la trè pre, Lè sa a, menm si siyal dijital ak analòg yo pa travèse, siyal analòg la ap toujou entèfere. pa bri tè a.Sa vle di, metòd pou pa divize lakou dijital ak analòg ka itilize sèlman lè zòn sikwi analòg la byen lwen zòn sikwi dijital la ki jenere gwo bri.

27. Yon lòt apwòch se asire ke dijital / analòg Layout separe ak liy yo siyal dijital / analòg pa kwaze youn ak lòt, tout tablo PCB la pa divize, ak tè dijital / analòg la konekte ak avyon tè sa a.Ki pwen an?
Egzijans ke tras siyal dijital-analòg yo pa ka travèse se paske chemen an retounen aktyèl (chemen retounen aktyèl la) nan siyal la yon ti kras pi vit dijital pral eseye koule tounen nan sous la nan siyal dijital la sou tè a toupre anba a nan tras la.kwa, bri ki te pwodwi pa aktyèl la retounen ap parèt nan zòn sikwi analòg la.

28. Ki jan yo konsidere pwoblèm nan matche enpedans lè desine dyagram nan chema nan konsepsyon PCB gwo vitès?
Lè w ap desine sikui PCB gwo vitès, matche enpedans se youn nan eleman konsepsyon yo.Valè a enpedans gen yon relasyon absoli ak metòd la routage, tankou mache sou kouch sifas la (microstrip) oswa kouch enteryè (stripline / doub stripline), distans ki soti nan kouch referans la (kouch pouvwa oswa kouch tè), lajè tras, PCB. materyèl, elatriye Tou de pral afekte valè enpedans karakteristik tras la.
Sa vle di, valè enpedans la ka sèlman detèmine apre fil elektrik.Lojisyèl simulation jeneral p'ap ka konsidere kèk kondisyon câblage ak enpedans discontinuous akòz limitasyon modèl liy lan oswa algorithm matematik itilize.Nan moman sa a, sèlman kèk terminator (terminasyon), tankou rezistans seri, ka rezève sou dyagram nan chema.pou bese efè tras enpedans discontinuities.Vrè solisyon fondamantal nan pwoblèm nan se eseye evite discontinuity enpedans lè fil elektrik.

29. Ki kote mwen ka bay yon bibliyotèk modèl IBIS ki pi egzak?
Presizyon nan modèl IBIS la afekte dirèkteman rezilta simulation yo.Fondamantalman, IBIS ka konsidere kòm done karakteristik elektrik nan kous la ekivalan nan aktyèl la chip I / O tanpon, ki ka jeneralman jwenn pa konvèti modèl la SPICE, ak done yo nan SPICE gen yon relasyon absoli ak fabrikasyon an chip, kidonk se menm aparèy la bay pa manifaktirè chip diferan.Done yo nan SPICE yo diferan, epi done yo nan modèl IBIS konvèti yo pral diferan tou kòmsadwa.
Sa vle di, si yo itilize aparèy manifakti A yo, se sèlman yo ki gen kapasite pou bay done modèl egzat nan aparèy yo, paske pèsonn pa konnen pi bon pase yo ki pwosesis aparèy yo fèt.Si IBIS manifakti a bay la pa kòrèk, sèl solisyon an se kontinyèlman mande manifakti a amelyore.

30. Lè konsepsyon PCB gwo vitès, ki soti nan ki aspè konsèpteur yo ta dwe konsidere règ yo nan EMC ak EMI?
An jeneral, konsepsyon EMI/EMC bezwen konsidere tou de aspè radiasyon ak konduit.Ansyen an fè pati pati frekans ki pi wo a (≥30MHz) ak lèt ​​la fè pati pati frekans ki pi ba (≤30MHz).
Se konsa, ou pa ka jis peye atansyon sou frekans segondè a epi inyore pati nan frekans ki ba.Yon bon konsepsyon EMI / EMC dwe pran an kont pozisyon nan aparèy la, aranjman an nan pil PCB la, fason an nan koneksyon enpòtan, seleksyon an nan aparèy la, elatriye nan kòmansman an nan Layout la.Si pa gen okenn aranjman pi bon davans, li ka rezoud apre sa Li pral jwenn de fwa rezilta a ak mwatye efò a ak ogmante pri a.
Pou egzanp, pozisyon nan dèlko revèy la pa ta dwe fèmen nan konektè ekstèn la otank posib, siyal la gwo vitès ta dwe ale nan kouch enteryè a osi lwen ke posib epi peye atansyon sou kontinwite nan matche nan enpedans karakteristik ak la. kouch referans diminye refleksyon, ak pant (pousantaj slew) nan siyal la pouse pa aparèy la ta dwe pi piti ke posib diminye segondè a Lè w ap chwazi yon kondansateur dekouplage / kontoune, peye atansyon sou si repons frekans li yo satisfè kondisyon yo pou diminye. bri avyon pouvwa.
Anplis de sa, peye atansyon sou chemen an retounen nan aktyèl la siyal wo-frekans fè zòn nan bouk piti ke posib (ki se, enpedans nan bouk se piti ke posib) diminye radyasyon.Li posib tou kontwole seri a nan bri segondè-frekans pa divize fòmasyon an.Finalman, byen chwazi pwen an tè PCB a ak ka a (tè chasi).

31. Ki jan yo chwazi zouti EDA?
Nan lojisyèl konsepsyon PCB aktyèl la, analiz tèmik se pa yon pwen fò, kidonk li pa rekòmande pou itilize li.Pou lòt fonksyon 1.3.4, ou ka chwazi PADS oswa Kadans, ak rapò pèfòmans ak pri yo bon.Débutan nan konsepsyon PLD ka itilize anviwònman entegre manifaktirè chip PLD yo bay, epi zouti yon sèl pwen yo ka itilize lè y ap desine plis pase yon milyon pòtay.

32. Tanpri rekòmande yon lojisyèl EDA apwopriye pou pwosesis siyal ak transmisyon gwo vitès.
Pou konsepsyon sikwi konvansyonèl, PADS INNOVEDA a trè bon, e gen lojisyèl simulation matche, ak kalite konsepsyon sa a souvan konte pou 70% nan aplikasyon yo.Pou konsepsyon sikwi gwo vitès, sikui analòg ak dijital melanje, solisyon Cadence a ta dwe yon lojisyèl ki gen pi bon pèfòmans ak pri.Natirèlman, pèfòmans Mentor toujou trè bon, espesyalman jesyon pwosesis konsepsyon li yo ta dwe pi bon an.

33. Eksplikasyon sou siyifikasyon chak kouch tablo PCB
Topoverlay -- non aparèy ki pi wo a, ki rele tou silkscreen tèt oswa lejand eleman pi wo a, tankou R1 C5,
IC10.bottomoverlay–menm jan plizyè kouch—–Si ou desine yon tablo 4-kouch, ou mete yon pad gratis oswa atravè, defini li kòm multi, Lè sa a, pad li yo ap parèt otomatikman sou 4 kouch yo, si Ou sèlman defini li kòm kouch tèt, Lè sa a, pad li yo ap parèt sèlman sou kouch anwo a.

34. Ki aspè yo ta dwe peye atansyon sou konsepsyon, routage ak layout PCB segondè-frekans ki pi wo a 2G?
PCB segondè-frekans ki pi wo a 2G fè pati konsepsyon sikui frekans radyo yo, epi yo pa nan sijè ki abòde lan diskisyon sou konsepsyon sikwi dijital gwo vitès.Yo ta dwe konsidere Layout a ak routage nan sikwi RF a ansanm ak dyagram nan chema, paske layout ak routage pral lakòz efè distribisyon.
Anplis, kèk aparèy pasif nan konsepsyon sikwi RF yo reyalize atravè definisyon parametrik ak papye kwiv espesyal ki gen fòm.Se poutèt sa, zouti EDA yo oblije bay aparèy parametrik ak edite papye kwiv ki gen fòm espesyal.
Boardstation Mentor a gen yon modil konsepsyon RF dedye ki satisfè kondisyon sa yo.Anplis, konsepsyon frekans radyo jeneral mande zouti espesyal analiz sikwi frekans radyo, ki pi popilè nan endistri a se eesoft agilent a, ki gen yon koòdone bon ak zouti Mentor.

35. Pou konsepsyon PCB segondè-frekans pi wo a 2G, ki règ yo ta dwe swiv konsepsyon mikrostrip la?
Pou konsepsyon liy microstrip RF, li nesesè pou itilize zouti analiz jaden 3D pou ekstrè paramèt liy transmisyon yo.Tout règ yo ta dwe espesifye nan zouti ekstraksyon jaden sa a.

36. Pou yon PCB ak tout siyal dijital, gen yon sous revèy 80MHz sou tablo a.Anplis de sa nan sèvi ak may fil (tès), ki kalite sikwi yo ta dwe itilize pou pwoteksyon yo nan lòd asire ase kapasite kondwi?
Pou asire kapasite kondwi revèy la, li pa ta dwe reyalize nan pwoteksyon.Anjeneral, revèy la itilize pou kondwi chip la.Se enkyetid jeneral sou kapasite kondwi revèy ki te koze pa chaj revèy miltip.Yo itilize yon chip chofè revèy pou konvèti yon siyal revèy nan plizyè, epi yo adopte yon koneksyon pwen-a-pwen.Lè w ap chwazi chip chofè a, anplis asire ke li fondamantalman matche ak chaj la ak kwen siyal la satisfè kondisyon yo (anjeneral, revèy la se yon siyal kwen efikas), lè w ap kalkile distribisyon sistèm lan, reta nan revèy la nan chofè a. chip dwe pran an kont.

37. Si yo itilize yon tablo siyal revèy separe, ki kalite koòdone jeneralman itilize pou asire ke transmisyon siyal revèy la mwens afekte?
Pi kout siyal revèy la, se pi piti efè liy transmisyon an.Sèvi ak yon tablo siyal revèy separe ap ogmante longè wout siyal la.Ak ekipman pou pouvwa tè a nan tablo a se tou yon pwoblèm.Pou transmisyon longdistans, li rekòmande pou itilize siyal diferans.L gwosè ka satisfè kondisyon kapasite kondwi, men revèy ou a pa twò vit, li pa nesesè.

38, 27M, liy revèy SDRAM (80M-90M), dezyèm ak twazyèm Harmony nan liy revèy sa yo jis nan gwoup VHF, ak entèferans la gwo anpil apre frekans segondè a antre nan fen k ap resevwa.Anplis de sa nan diminye longè liy lan, ki lòt bon fason?

Si twazyèm Harmony la gwo ak dezyèm Harmony la piti, li ka paske sik devwa siyal la se 50%, paske nan ka sa a, siyal la pa gen okenn Harmony menm.Nan moman sa a, li nesesè modifye sik devwa siyal la.Anplis de sa, si siyal la revèy se unidireksyon, se matche seri a fen sous jeneralman itilize.Sa a siprime refleksyon segondè san yo pa afekte pousantaj kwen revèy la.Ou ka jwenn valè matche nan fen sous la lè w itilize fòmil ki nan figi ki anba a.

39. Ki topoloji fil elektrik la?
Topoloji, kèk yo rele tou lòd routage.Pou lòd la fil elektrik nan rezo a milti-pò konekte.

40. Ki jan yo ajiste topoloji fil elektrik la pou amelyore entegrite siyal la?
Sa a kalite direksyon siyal rezo a pi konplike, paske pou yon sèl-fason, de-fason siyal, ak siyal nan diferan nivo, topoloji a gen enfliyans diferan, epi li difisil a di ki topoloji ki benefisye nan bon jan kalite a siyal.Anplis, lè w ap fè pre-simulasyon, ki topoloji pou itilize se trè egzijan pou enjenyè, epi li mande yon konpreyansyon sou prensip sikwi, kalite siyal, e menm difikilte fil elektrik.

41. Ki jan yo diminye pwoblèm EMI lè w fè aranjman pou pile?
Premye a tout, yo ta dwe konsidere EMI nan sistèm nan, ak PCB a pou kont li pa ka rezoud pwoblèm nan.Pou EMI, mwen panse ke anpile se sitou bay chemen an retounen siyal ki pi kout, diminye zòn nan kouple, ak siprime entèferans mòd diferans.Anplis de sa, kouch tè a ak kouch pouvwa a byen makonnen, ak ekstansyon an pi gwo pase kouch pouvwa a, ki bon pou siprime entèferans komen-mòd.

42. Poukisa yo mete kòb kwiv mete?
Anjeneral, gen plizyè rezon pou mete kòb kwiv mete.
1. EMC.Pou gwo zòn tè oswa ekipman pou pouvwa kwiv, li pral jwe yon wòl pwoteksyon, ak kèk espesyal, tankou PGND, pral jwe yon wòl pwoteksyon.
2. Kondisyon pwosesis PCB.Anjeneral, yo nan lòd yo asire efè a nan galvanoplastie oswa laminasyon san yo pa deformation, kòb kwiv mete mete sou kouch PCB la ak mwens fil elektrik.
3. Kondisyon entegrite siyal, bay siyal dijital segondè-frekans yon chemen retounen konplè, epi redwi fil elektrik rezo DC a.Natirèlman, gen tou rezon pou dissipation chalè, enstalasyon aparèy espesyal mande pou mete kòb kwiv mete, ak sou sa.

43. Nan yon sistèm, dsp ak pld yo enkli, ki pwoblèm yo ta dwe peye atansyon sou lè fil elektrik?
Gade rapò pousantaj siyal ou a ak longè fil elektrik la.Si reta nan siyal la sou liy transmisyon an konparab ak tan an nan kwen an chanjman siyal, pwoblèm nan entegrite siyal yo ta dwe konsidere.Anplis de sa, pou plizyè DSP, revèy ak done siyal routage topoloji pral afekte tou kalite siyal ak distribisyon, ki bezwen atansyon.

44. Anplis fil elektrik zouti protel, èske gen lòt bon zouti?
Kòm pou zouti, anplis PROTEL, gen anpil zouti fil elektrik, tankou WG2000 MENTOR, seri EN2000 ak powerpcb, allegro Cadence, cadstar zuken, cr5000, elatriye, chak ak pwòp fòs li yo.

45. Kisa "chemen retounen siyal la" ye?
Chemen retounen siyal, se sa ki, retounen aktyèl la.Lè yo transmèt yon siyal dijital gwo vitès, siyal la ap koule soti nan chofè a sou liy transmisyon PCB la nan chaj la, ak Lè sa a, chaj la retounen nan fen chofè a sou tè a oswa ekipman pou pouvwa a atravè chemen ki pi kout la.
Sa a siyal retounen sou tè a oswa ekipman pou pouvwa yo rele chemen an retounen siyal.Dr.Johnson eksplike nan liv li ke transmisyon siyal wo-frekans se aktyèlman yon pwosesis pou chaje kapasite dyelèktrik la sandwitch ant liy transmisyon an ak kouch DC a.Ki sa SI analize se pwopriyete elektwomayetik patiraj sa a ak kouple ki genyen ant yo.

46. ​​​​Ki jan yo fè analiz SI sou konektè?
Nan spesifikasyon IBIS3.2, gen yon deskripsyon modèl konektè a.Anjeneral itilize modèl EBD la.Si se yon tablo espesyal, tankou yon backplane, yon modèl SPICE obligatwa.Ou kapab tou itilize lojisyèl simulation milti-tablo (HYPERLYNX oswa IS_multiboard).Lè w ap bati yon sistèm milti-tablo, antre paramèt distribisyon konektè yo, ki jeneralman jwenn nan manyèl konektè a.Natirèlman, metòd sa a pa pral egzat ase, men osi lontan ke li se nan seri a akseptab.

 

47. Ki metòd revokasyon yo ye?
Revokasyon (tèminal), ke yo rele tou matche.Anjeneral, dapre pozisyon matche a, li divize an matche fen aktif ak matche tèminal.Pami yo, matche sous se jeneralman matche seri rezistans, ak matche tèminal se jeneralman matche paralèl.Gen plizyè fason, ki gen ladan rezistans rale-up, rezistans rale-desann, matche Thevenin, matche AC, ak matche dyòd Schottky.

48. Ki faktè ki detèmine fason revokasyon an (matching)?
Metòd matche a jeneralman detèmine pa karakteristik TAMPON, kondisyon topoloji, kalite nivo ak metòd jijman, ak sik devwa siyal la ak konsomasyon pouvwa sistèm yo ta dwe konsidere tou.

49. Ki règ yo pou fason pou revokasyon (matching)?
Pwoblèm ki pi kritik nan sikui dijital se pwoblèm distribisyon an.Objektif ajoute matche se amelyore kalite siyal la epi jwenn yon siyal detèminab nan moman jijman an.Pou nivo efikas siyal, bon jan kalite siyal la estab anba site pou asire etablisman an ak kenbe tan;pou reta efikas siyal, anba site la asire monotonisite reta siyal la, vitès la reta chanjman siyal satisfè kondisyon yo.Gen kèk materyèl sou matche nan liv pwodwi Mentor ICX.
Anplis de sa, "High Speed ​​​​Digital design a hand book of blackmagic" gen yon chapit dedye a tèminal la, ki dekri wòl nan matche sou entegrite siyal soti nan prensip la nan vag elektwomayetik, ki ka itilize pou referans.

50. Èske mwen ka itilize modèl IBIS aparèy la pou simulation fonksyon lojik aparèy la?Si ou pa, ki jan yo ka fè simulation nivo tablo ak sistèm nan kous la?
Modèl IBIS yo se modèl nivo konpòtman epi yo pa ka itilize pou simulation fonksyonèl.Pou simulation fonksyonèl, modèl SPICE oswa lòt modèl estriktirèl-nivo obligatwa.

51. Nan yon sistèm kote dijital ak analòg ansanm, gen de metòd pwosesis.Youn se separe tè dijital la ak tè analòg la.Pèl yo konekte, men ekipman pou pouvwa a pa separe;lòt la se ke ekipman pou pouvwa analòg ak ekipman pou pouvwa dijital yo separe ak konekte ak FB, ak tè a se yon tè inifye.Mwen ta renmen mande Mesye Li, si efè de metòd sa yo se menm bagay la?

Li ta dwe di ke se menm bagay la nan prensip.Paske pouvwa ak tè yo ekivalan a siyal wo-frekans.

Rezon ki fè distenksyon ant pati analòg ak dijital se pou anti-entèferans, sitou entèferans nan sikui dijital nan sikui analòg.Sepandan, segmentasyon ka lakòz yon chemen retounen siyal enkonplè, ki afekte bon jan kalite siyal siyal dijital la epi ki afekte bon jan kalite EMC nan sistèm lan.

Se poutèt sa, pa gen pwoblèm ki avyon divize, li depann de si wi ou non chemen an retounen siyal elaji ak konbyen siyal la retounen entèfere ak siyal la nòmal k ap travay.Koulye a, gen tou kèk konsepsyon melanje, kèlkeswa ekipman pou pouvwa ak tè, lè tap mete deyò, separe layout la ak fil elektrik dapre pati dijital la ak pati analòg la pou fè pou evite siyal kwa-rejyonal yo.

52. Règleman sekirite: Ki siyifikasyon espesifik FCC ak EMC?
FCC: Komisyon federal kominikasyon Komisyon Ameriken Kominikasyon
EMC: elektwo mayetik konpatibilite elektwomayetik konpatibilite
FCC se yon òganizasyon estanda, EMC se yon estanda.Gen rezon ki koresponn, estanda ak metòd tès pou promulgasyon estanda yo.

53. Ki sa ki distribisyon diferans?
Siyal diferans, kèk nan yo rele tou siyal diferans, sèvi ak de siyal ki idantik, opoze-polarite transmèt yon kanal done, epi konte sou diferans nan nivo nan de siyal yo pou jijman.Yo nan lòd yo asire ke de siyal yo konplètman konsistan, yo dwe kenbe yo paralèl pandan fil elektrik, ak lajè liy lan ak espas liy rete san okenn chanjman.

54. Ki lojisyèl simulation PCB yo ye?
Gen anpil kalite simulation, gwo vitès sikwi dijital siyal entegrite analiz simulation analiz (SI) souvan itilize lojisyèl yo se icx, signalvision, hyperlynx, XTK, spectraquest, elatriye Gen kèk tou itilize Hspice.

55. Ki jan lojisyèl simulation PCB fè simulation LAYOUT?
Nan gwo vitès sikui dijital yo, yo nan lòd yo amelyore kalite siyal la epi redwi difikilte pou fil elektrik, yo jeneralman itilize tablo milti-kouch pou bay kouch pouvwa espesyal ak kouch tè.

56. Ki jan fè fas ak layout ak fil elektrik asire estabilite nan siyal pi wo a 50M
Kle nan fil elektrik siyal dijital gwo vitès se diminye enpak liy transmisyon sou bon jan kalite siyal.Se poutèt sa, Layout siyal gwo vitès ki pi wo a 100M mande pou tras siyal yo pi kout ke posib.Nan sikui dijital, siyal gwo vitès yo defini nan tan delè ogmantasyon siyal.Anplis, diferan kalite siyal (tankou TTL, GTL, LVTTL) gen diferan metòd pou asire bon jan kalite siyal.

57. Pati RF nan inite deyò a, pati frekans entèmedyè a, e menm pati sikwi ki ba-frekans ki kontwole inite deyò a souvan deplwaye sou menm PCB la.Ki kondisyon pou materyèl PCB konsa?Ki jan yo anpeche RF, IF ak menm sikui frekans ba entèfere youn ak lòt?

Konsepsyon sikwi ibrid se yon gwo pwoblèm.Li difisil pou gen yon solisyon pafè.

Anjeneral, sikwi frekans radyo a mete deyò ak branche kòm yon tablo endepandan nan sistèm nan, e gen menm yon kavite pwoteksyon espesyal.Anplis, kous la RF se jeneralman yon sèl-sided oswa doub-sided, ak kous la se relativman senp, tout nan yo ki se diminye enpak la sou paramèt distribisyon yo nan sikwi RF la ak amelyore konsistans nan sistèm RF la.
Konpare ak materyèl FR4 jeneral la, tablo sikwi RF yo gen tandans sèvi ak substra segondè-Q.Konstan dyelèktrik materyèl sa a se relativman ti, kapasite distribye liy transmisyon an piti, enpedans la wo, ak reta transmisyon siyal la piti.Nan konsepsyon sikwi ibrid, byenke RF ak sikwi dijital yo bati sou PCB a menm, yo jeneralman divize an zòn sikwi RF ak zòn sikwi dijital, ki mete deyò ak branche separeman.Sèvi ak vias tè ak bwat pwoteksyon ant yo.

58. Pou pati RF a, pati frekans entèmedyè a ak pati sikwi frekans ba yo deplwaye sou menm PCB la, ki solisyon mentor genyen?
Lojisyèl konsepsyon sistèm tablo-nivo Mentor a, anplis fonksyon konsepsyon debaz sikwi, tou gen yon modil konsepsyon RF dedye.Nan modil konsepsyon RF schematic, yo bay yon modèl aparèy paramèt, epi yo bay yon koòdone bidireksyon ak analiz sikwi RF ak zouti simulation tankou EESOFT;nan modil la RF LAYOUT, yo bay yon fonksyon koreksyon modèl ki itilize espesyalman pou Layout sikwi RF ak fil elektrik, epi gen tou yon koòdone nan de-fason nan analiz sikwi RF ak zouti simulation tankou EESOFT ka ranvèse-etikèt rezilta yo nan analiz ak simulation tounen nan dyagram nan chema ak PCB.
An menm tan an, lè l sèvi avèk fonksyon jesyon konsepsyon lojisyèl Mentor, reutilize konsepsyon, derivasyon konsepsyon, ak konsepsyon kolaborasyon ka fasil reyalize.Anpil akselere pwosesis konsepsyon sikwi ibrid la.Tablo telefòn mobil lan se yon konsepsyon sikwi melanje tipik, ak anpil gwo manifaktirè konsepsyon telefòn mobil itilize Mentor plis eesoft Angelon a kòm platfòm la konsepsyon.

59. Ki estrikti pwodwi Mentor?
Zouti PCB Mentor Graphics yo enkli seri WG (ansyen veribest) ak seri Enterprise (boardstation).

60. Ki jan lojisyèl konsepsyon PCB Mentor a sipòte BGA, PGA, COB ak lòt pakè?
RE otoaktif Mentor a, ki devlope apati akizisyon Veribest, se premye routeur gridless, nenpòt ang nan endistri a.Kòm nou tout konnen, pou etalaj gri boul, aparèy COB, routeurs gridless, ak nenpòt ki ang se kle nan rezoud pousantaj la routage.Nan dènye RE otoaktif la, fonksyon tankou pouse vias, papye kwiv, ROUTE, elatriye yo te ajoute pou fè li pi pratik pou aplike.Anplis de sa, li sipòte routage gwo vitès, ki gen ladan routage siyal ak routage pè diferans ak kondisyon reta tan.

61. Ki jan lojisyèl konsepsyon PCB Mentor a okipe pè liy diferans?
Apre lojisyèl Mentor la defini pwopriyete yo nan pè diferans lan, de pè diferans yo ka dirije ansanm, ak lajè liy lan, espas ak longè pè diferans lan se entèdi garanti.Yo ka separe otomatikman lè yo rankontre obstak, epi yo ka chwazi metòd via a lè w ap chanje kouch.

62. Sou yon tablo PCB 12-kouch, gen twa kouch ekipman pou pouvwa 2.2v, 3.3v, 5v, ak chak nan twa ekipman pou pouvwa yo sou yon kouch.Ki jan fè fas ak fil tè a?
Anjeneral pale, twa ekipman pou pouvwa yo respektivman ranje nan twazyèm etaj la, ki se pi bon pou bon jan kalite siyal.Paske li pa posib ke siyal la pral divize atravè kouch avyon.Cross-segmentation se yon faktè kritik ki afekte kalite siyal ki jeneralman inyore pa lojisyèl simulation.Pou avyon pouvwa ak avyon tè, li ekivalan pou siyal segondè-frekans.Nan pratik, nan adisyon a konsidere bon jan kalite a siyal, couplage avyon pouvwa (lè l sèvi avèk avyon an tè adjasan diminye enpedans AC nan avyon an pouvwa) ak anpile simetri se tout faktè ki bezwen konsidere.

63. Ki jan yo tcheke si PCB a satisfè kondisyon pwosesis konsepsyon lè li kite faktori a?
Anpil manifaktirè PCB yo dwe pase nan yon tès kontinwite rezo pouvwa-sou anvan pwosesis PCB la fini pou asire ke tout koneksyon yo kòrèk.An menm tan an, pi plis manifaktirè yo ap itilize tou tès radyografi pou tcheke kèk defo pandan grave oswa laminasyon.
Pou tablo a fini apre pwosesis patch, yo jeneralman itilize enspeksyon tès ICT, ki mande pou ajoute pwen tès ICT pandan konsepsyon PCB.Si gen yon pwoblèm, yon aparèy espesyal enspeksyon X-ray ka itilize tou pou eskli si fay la te koze pa pwosesis.

64. Èske "pwoteksyon nan mekanis" pwoteksyon an nan bwat la?
Wi.Anvlòp la ta dwe sere ke posib, itilize mwens oswa pa gen okenn materyèl kondiktif, epi yo dwe chita otank posib.

65. Èske li nesesè yo konsidere pwoblèm nan esd nan chip nan tèt li lè w ap chwazi chip la?
Kit se yon tablo doub-kouch oswa yon tablo milti-kouch, zòn tè a ta dwe ogmante otank posib.Lè w ap chwazi yon chip, yo ta dwe konsidere karakteristik ESD nan chip nan tèt li.Sa yo jeneralman mansyone nan deskripsyon chip la, e menm pèfòmans nan menm chip nan diferan manifaktirè yo pral diferan.
Peye plis atansyon sou konsepsyon an epi konsidere li plis konplè, epi pèfòmans nan tablo sikwi a pral garanti nan yon sèten limit.Men, pwoblèm nan nan ESD ka toujou parèt, kidonk pwoteksyon òganizasyon an trè enpòtan tou pou pwoteksyon ESD.

66. Lè w ap fè yon tablo pcb, yo ta dwe diminye entèferans, fil tè a ta dwe fòme yon fòm fèmen?
Lè w ap fè ankadreman PCB, jeneralman, li nesesè pou redwi zòn bouk la pou diminye entèferans.Lè w ap mete fil tè a, li pa ta dwe mete nan yon fòm fèmen, men nan yon fòm dendritik.Zòn tè a.

67. Si Emulation a sèvi ak yon sèl ekipman pou pouvwa ak tablo pcb la sèvi ak yon sèl ekipman pou pouvwa, èske tè yo nan de ekipman pou pouvwa yo dwe konekte ansanm?
Li ta pi bon si yo ka itilize yon ekipman pou pouvwa separe, paske li pa fasil lakòz entèferans ant ekipman pou pouvwa, men pi fò nan ekipman an gen kondisyon espesifik.Depi Emulation a ak tablo PCB la sèvi ak de ekipman pou pouvwa, mwen pa panse ke yo ta dwe pataje menm tè a.

68. Yon kous konpoze de plizyè tablo pcb.Èske yo ta dwe pataje tè a?
Yon kous konsiste de plizyè PCB, pi fò nan yo mande pou yon tè komen, paske li pa pratik yo sèvi ak plizyè ekipman pou pouvwa nan yon sèl sikwi.Men, si ou gen kondisyon espesifik, ou ka itilize yon ekipman pou pouvwa diferan, nan kou entèferans la pral pi piti.

69. Desine yon pwodwi pòtatif ak yon LCD ak yon koki metal.Lè tès ESD, li pa ka pase tès ICE-1000-4-2, CONTACT ka sèlman pase 1100V, ak AIR ka pase 6000V.Nan tès la kouple ESD, orizontal la ka sèlman pase 3000V, ak vètikal la ka pase 4000V.Frekans CPU se 33MHZ.Èske gen nenpòt fason pou pase tès ESD?
Pwodwi pòtatif yo se anvlòp metal, kidonk pwoblèm ESD yo dwe pi evidan, ak LCD yo ka gen plis fenomèn negatif tou.Si pa gen okenn fason pou chanje materyèl metal ki egziste deja, li rekòmande pou ajoute materyèl anti-elektrik andedan mekanis pou ranfòse tè PCB la, epi an menm tan jwenn yon fason pou tè LCD a.Natirèlman, ki jan yo opere depann sou sitiyasyon an espesifik.

70. Lè w ap desine yon sistèm ki gen DSP ak PLD, ki aspè yo ta dwe konsidere ESD?
Osi lwen ke sistèm jeneral la konsène, pati yo ki an kontak dirèk ak kò imen an ta dwe konsidere sitou, ak pwoteksyon apwopriye yo ta dwe te pote soti sou kous la ak mekanis.Kòm pou konbyen enpak ESD pral genyen sou sistèm nan, li depann de sitiyasyon diferan.

 


Lè poste: Mar-19-2023