Sugeng rawuh ing situs web kita.

70 pitakonan lan jawaban, supaya PCB pindhah menyang desain puncak

PCB (Printed Circuit Board), jeneng Tionghoa yaiku papan sirkuit cetak, uga dikenal minangka papan sirkuit cetak, minangka komponen elektronik sing penting, dhukungan kanggo komponen elektronik, lan operator sambungan listrik komponen elektronik.Amarga digawe nggunakake printing elektronik, diarani papan sirkuit "dicetak".

1. Carane milih Papan PCB?
Pilihan saka Papan PCB kudu serangan imbangan antarane syarat desain ketemu, produksi massal lan biaya.Keperluan desain ngemot komponen listrik lan mekanik.Biasane masalah materi iki luwih penting nalika ngrancang papan PCB kanthi kacepetan dhuwur (frekuensi luwih saka GHz).

Contone, materi FR-4 sing umum digunakake saiki bisa uga ora cocog amarga mundhut dielektrik ing frekuensi sawetara GHz bakal duwe pengaruh gedhe ing atenuasi sinyal.Minangka adoh babagan listrik, perlu diwenehi perhatian manawa konstanta dielektrik (konstanta dielektrik) lan mundhut dielektrik cocok kanggo frekuensi sing dirancang.

2. Carane supaya gangguan frekuensi dhuwur?
Gagasan dhasar kanggo ngindhari gangguan frekuensi dhuwur yaiku nyuda interferensi medan elektromagnetik sinyal frekuensi dhuwur, yaiku sing diarani crosstalk (Crosstalk).Sampeyan bisa nambah kadohan antarane sinyal-kacepetan dhuwur lan sinyal analog, utawa nambah njaga lemah / shunt ngambah jejere sinyal analog.Uga mbayar manungsa waé kanggo gangguan gangguan saka lemah digital kanggo lemah analog.

3. Ing desain kacepetan dhuwur, carane ngatasi masalah integritas sinyal?
Integritas sinyal Sejatine masalah cocog impedansi.Faktor sing mengaruhi pencocokan impedansi kalebu struktur lan impedansi output sumber sinyal, impedansi karakteristik jejak, karakteristik mburi beban, lan topologi jejak.Solusi iki gumantung ing mandap lan nyetel topologi wiring.

4. Kepriye cara distribusi diferensial?
Ana rong TCTerms kanggo mbayar manungsa waé ing wiring saka pasangan diferensial.Salah sijine yaiku dawane rong baris kasebut kudu dawa.Ana rong cara podo, siji iku loro garis mlaku ing lapisan wiring padha (sisih-sisih), lan liyane iku loro garis mlaku ing lapisan jejer ndhuwur lan ngisor (over-under).Umumé, mantan sisih-by-side (sanding dening sisih, sisih dening sisih) digunakake ing akeh cara.

5. Kanggo baris sinyal jam karo mung siji terminal output, carane ngleksanakake wiring diferensial?
Kanggo nggunakake kabel diferensial, iku mung migunani yen sumber sinyal lan panrima loro sinyal diferensial.Dadi ora bisa nggunakake kabel diferensial kanggo sinyal jam kanthi mung siji output.

6. Bisa resistor cocog ditambahake antarane pasangan baris diferensial ing mburi nampa?
Resistance sing cocog antarane pasangan garis diferensial ing mburi panampa biasane ditambahake, lan regane kudu padha karo nilai impedansi diferensial.Kanthi cara iki kualitas sinyal bakal luwih apik.

7. Kenapa kabel pasangan diferensial kudu cedhak lan sejajar?
Rute pasangan diferensial kudu cedhak lan sejajar.Sing diarani jarak sing tepat amarga jarak bakal mengaruhi nilai impedansi diferensial, sing minangka parameter penting kanggo ngrancang pasangan diferensial.Kebutuhan paralelisme uga amarga kudu njaga konsistensi impedansi diferensial.Yen loro garis adoh utawa cedhak, impedansi diferensial bakal ora konsisten, sing bakal mengaruhi integritas sinyal (integritas sinyal) lan wektu tundha (tundha wektu).

8. Carane menehi hasil karo sawetara konflik teori ing wiring nyata
Sejatine, iku tengen kanggo misahake lemah analog / digital.Sampeyan kudu nyatet sing ngambah sinyal ngirim ora nglintasi panggonan dibagi (parit) okehe, lan dalan saiki bali (bali saiki path) saka sumber daya lan sinyal ngirim ora dadi gedhe banget.

Osilator kristal minangka sirkuit osilasi umpan balik positif analog.Kanggo duwe sinyal osilasi sing stabil, kudu memenuhi spesifikasi gain lan fase loop.Nanging, specification osilasi saka sinyal analog iki gampang Kagodha, lan malah nambahi jejak njaga lemah uga ora bisa rampung isolasi gangguan.Lan yen adoh banget, gangguan ing bidang lemah uga bakal mengaruhi sirkuit osilasi umpan balik positif.Mulane, jarak antarane osilator kristal lan chip kudu cedhak sabisa.

Pancen, ana akeh konflik antarane rute kacepetan dhuwur lan syarat EMI.Nanging prinsip dhasar yaiku resistor lan kapasitor utawa manik-manik ferrite sing ditambahake amarga EMI ora bisa nyebabake sawetara karakteristik listrik sinyal kasebut gagal memenuhi spesifikasi.Mulane, paling apik nggunakake teknik ngatur kabel lan tumpukan PCB kanggo ngatasi utawa nyuda masalah EMI, kayata nuntun sinyal kacepetan dhuwur menyang lapisan njero.Pungkasan, gunakake kapasitor resistor utawa manik ferit kanggo nyuda karusakan sinyal kasebut.

9. Carane ngatasi kontradiksi antarane wiring manual lan wiring otomatis saka sinyal kacepetan dhuwur?
Umume router otomatis piranti lunak rute sing luwih kuat saiki wis nyetel kendala kanggo ngontrol cara rute lan jumlah vias.Item setelan kemampuan mesin nduwurke tumpukan lan kahanan kendala saka macem-macem perusahaan EDA kadhangkala beda banget.
Contone, ana kendala sing cukup kanggo ngontrol cara ula serpentine, bisa dikontrol jarak pasangan diferensial, lan liya-liyane.Iki bakal mengaruhi apa cara nuntun dijupuk dening nuntun otomatis bisa ketemu idea desainer.
Kajaba iku, kangelan saka manual nyetel wiring uga duwe hubungan Absolute karo kemampuan engine nduwurke tumpukan.Contone, pushability saka ngambah, pushability saka vias, lan malah pushability saka ngambah kanggo tembaga, etc. Mulane, milih dalan karo kemampuan mesin nduwurke tumpukan kuwat iku solusi.

10. Babagan kupon test.
Kupon test digunakake kanggo ngukur apa impedansi karakteristik saka PCB diprodhuksi meets syarat desain karo TDR (Wektu Domain Reflectometer).Umume, impedansi sing bakal dikontrol duwe rong kasus: siji baris lan pasangan diferensial.Mulane, jembaré garis lan jarak baris (nalika ana pasangan diferensial) ing kupon test kudu padha karo garis sing bakal dikontrol.
Sing paling penting yaiku posisi titik lemah nalika ngukur.Kanggo ngurangi nilai induktansi timbal lemah (lead lemah), papan sing dipasangake probe TDR (probe) biasane cedhak banget karo papan sing diukur sinyal (ujung probe).Mulane, jarak lan cara antarane titik ing ngendi sinyal diukur ing kupon test lan titik lemah Kanggo cocog probe digunakake

11. Ing desain PCB-kacepetan dhuwur, area kothong saka lapisan sinyal bisa ditutupi karo tembaga, nanging carane ngirim tembaga sawetara lapisan sinyal disebarake ing grounding lan sumber daya?
Umume, umume tembaga ing wilayah kosong wis grounded.Cukup mbayar manungsa waé kanggo jarak antarane tembaga lan baris sinyal nalika depositing tembaga jejere baris sinyal-kacepetan dhuwur, amarga tembaga setor bakal ngurangi impedansi karakteristik tilak sethitik.Uga ati-ati supaya ora mengaruhi impedansi karakteristik saka lapisan liyane, kayata ing struktur baris Strip dual.

12. Iku bisa kanggo nggunakake model line microstrip kanggo ngetung impedansi karakteristik baris sinyal ndhuwur bidang daya?Apa sinyal antarane daya lan bidang lemah bisa diwilang nggunakake model stripline?
Ya, bidang daya lan bidang lemah kudu dianggep minangka bidang referensi nalika ngitung impedansi karakteristik.Contone, papan papat-lapisan: lapisan ndhuwur-daya lapisan-lemah lapisan-lapisan ngisor.Ing wektu iki, model impedansi karakteristik lapisan ndhuwur iku model garis microstrip karo bidang daya minangka bidang referensi.

13. Umumé, bisa generasi otomatis test TCTerms dening piranti lunak ing dhuwur-Kapadhetan Papan dicithak ketemu syarat test produksi massal?
Apa TCTerms tes sing digawe kanthi otomatis dening piranti lunak umum cocog karo syarat tes gumantung apa spesifikasi kanggo nambah titik tes cocog karo syarat peralatan tes.Kajaba iku, yen kabel banget kandhel lan specification kanggo nambah TCTerms test relatif ketat, iku bisa uga ora bisa kanthi otomatis nambah titik test kanggo saben bagean saka baris.Mesthi wae, kudu diisi kanthi manual ing papan sing bakal diuji.

14. Bakal nambah TCTerms test mengaruhi kualitas sinyal kacepetan dhuwur?
Apa bakal mengaruhi kualitas sinyal, gumantung saka cara nambahake titik tes lan sepira cepet sinyal kasebut.Sejatine, TCTerms test tambahan (ora nggunakake ana liwat utawa PIN DIP minangka titik test) bisa ditambahake menyang baris utawa ditarik metu saka baris.Tilas padha karo nambah kapasitor cilik online, nalika sing terakhir minangka cabang ekstra.
Kahanan loro iki bakal mengaruhi sinyal kacepetan dhuwur luwih utawa kurang, lan tingkat pengaruhe ana hubungane karo kacepetan frekuensi sinyal lan tingkat pinggiran sinyal (tingkat pinggiran).Ukuran impact bisa dingerteni liwat simulasi.Ing asas, luwih cilik titik tes, luwih apik (mesthi uga kudu nyukupi syarat peralatan tes).Sing luwih cendhek cabang, luwih apik.

15. Sawetara PCB mbentuk sistem, carane kabel lemah antarane Papan disambungake?
Nalika sinyal utawa daya antarane macem-macem Papan PCB disambungake kanggo saben liyane, contone, Papan A duwe daya utawa sinyal dikirim menyang Papan B, kudu ana jumlah witjaksono saka saiki mili saka lapisan lemah bali menyang Papan A (iki hukum Kirchoff saiki).
Arus ing tatanan iki bakal nemokake panggonan paling resistance kanggo mili bali.Mulane, jumlah lencana sing ditugasake ing bidang lemah kudu ora cilik banget ing saben antarmuka, ora ketompo manawa sumber daya utawa sinyal, supaya bisa nyuda impedansi, sing bisa nyuda gangguan ing bidang lemah.
Kajaba iku, iku uga bisa kanggo njelasno kabeh daur ulang saiki, utamané ing bagean karo saiki gedhe, lan nyetel cara sambungan saka tatanan utawa kabel lemah kanggo ngontrol aliran saiki (contone, nggawe impedansi kurang nang endi wae, supaya iku bisa uga kanggo njelasno kabeh daur ulang saiki, utamané ing bagean karo saiki gedhe, lan nyetel cara sambungan saka tatanan utawa kabel lemah kanggo ngontrol aliran saiki (contone, nggawe impedansi kurang nang endi wae, supaya bisa uga kanggo njelasno kabeh daur ulang saiki). paling saka saiki mili saka panggonan iki), nyuda impact ing sinyal liyane sensitif.

16. Apa sampeyan bisa ngenalake sawetara buku teknis lan data manca babagan desain PCB kanthi kacepetan dhuwur?
Saiki sirkuit digital kacepetan dhuwur digunakake ing lapangan sing gegandhengan kayata jaringan komunikasi lan kalkulator.Ing istilah jaringan komunikasi, frekuensi operasi saka Papan PCB wis tekan GHz, lan jumlah lapisan dibandhingke minangka akeh minangka 40 lapisan minangka adoh aku ngerti.
Aplikasi sing gegandhengan karo kalkulator uga amarga kemajuan chip.Apa iku PC umum utawa server (Server), frekuensi operasi maksimum ing Papan uga wis tekan 400MHz (kayata Rambus).
Nanggepi syarat rute kanthi kecepatan lan kapadhetan dhuwur, panjaluk teknologi proses wuta / dikubur, mircrovias lan proses mbangun mundhak.Syarat desain iki kasedhiya kanggo produksi massal dening manufaktur.

17. Rong rumus impedansi karakteristik sing kerep dirujuk:
Microstrip line (microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] ngendi W iku jembaré garis, T iku kekandelan tembaga saka trace, lan H iku Ing kadohan saka tilak kanggo bidang referensi, Er punika konstanta dielektrik saka materi PCB (konstanta dielektrik).Rumus iki mung bisa ditrapake nalika 0.1≤(W/H)≤2.0 lan 1≤(Er)≤15.
Stripline (stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} ngendi, H iku jarak antarane rong bidang referensi, lan tilak dumunung ing tengah rong bidang referensi.Rumus iki mung bisa ditrapake nalika W/H≤0.35 lan T/H≤0.25.

18. Apa kabel lemah bisa ditambahake ing tengah garis sinyal diferensial?
Umumé, kabel lemah ora bisa ditambahake ing tengah sinyal diferensial.Amarga titik paling penting saka prinsip aplikasi sinyal diferensial kanggo njupuk kauntungan saka keuntungan sing digawa dening bebarengan kopling (coupling) antarane sinyal diferensial, kayata pembatalan flux, kakebalan gangguan, etc. Yen kabel lemah ditambahake ing tengah, efek kopling bakal numpes.

19. Apa desain papan fleksibel-kaku mbutuhake piranti lunak lan spesifikasi desain khusus?
Sirkuit cetak fleksibel (FPC) bisa dirancang nganggo piranti lunak desain PCB umum.Uga gunakake format Gerber kanggo ngasilake kanggo pabrikan FPC.

20. Apa prinsip bener milih titik grounding saka PCB lan cilik?
Prinsip milih titik lemah PCB lan cangkang yaiku nggunakake lemah sasis kanggo nyedhiyakake jalur impedansi sing kurang kanggo arus bali (saiki bali) lan ngontrol jalur arus bali.Contone, biasane cedhak piranti frekuensi dhuwur utawa generator jam, lapisan lemah PCB bisa disambungake karo lemah sasis kanthi ndandani sekrup kanggo nyilikake area kabeh loop saiki, saéngga nyuda radiasi elektromagnetik.

21. Apa aspèk kita kudu miwiti kanggo papan sirkuit DEBUG?
Ing babagan sirkuit digital, pisanan nemtokake telung perkara kanthi urutan:
1. Verifikasi yen kabeh nilai sumber ukuran kanggo desain.Sawetara sistem kanthi macem-macem sumber daya mbutuhake spesifikasi tartamtu kanggo urutan lan kacepetan pasokan listrik tartamtu.
2. Priksa manawa kabeh frekuensi sinyal jam bisa digunakake kanthi bener lan ora ana masalah sing ora monoton ing pinggir sinyal.
3. Konfirmasi manawa sinyal reset memenuhi syarat spesifikasi.Yen kabeh iki normal, chip ngirim metu sinyal saka siklus pisanan (siklus).Sabanjure, debug miturut prinsip operasi sistem lan protokol bus.

22. Nalika ukuran papan sirkuit tetep, yen luwih fungsi kudu tampung ing desain, iku asring perlu kanggo nambah Kapadhetan tilak saka PCB, nanging iki bisa mimpin kanggo tambah gangguan bebarengan saka ngambah, lan ing wektu sing padha, ngambah banget lancip kanggo nambah impedansi.Iku ora bisa sudo, please ahli introduce skills ing-kacepetan dhuwur (≥100MHz) dhuwur-Kapadhetan desain PCB?

Nalika ngrancang PCB kanthi kacepetan lan kapadhetan dhuwur, gangguan crosstalk kudu diwenehi perhatian khusus amarga nduwe pengaruh gedhe ing wektu lan integritas sinyal.

Ing ngisor iki sawetara perkara sing kudu digatekake:

Ngontrol lampahing lan cocog saka impedansi karakteristik tilak.

Ukuran trace spacing.Umumé, jarak sing asring katon kaping pindho jembaré garis.Dampak jarak jejak ing wektu lan integritas sinyal bisa dimangerteni liwat simulasi, lan jarak sing bisa ditrima minimal bisa ditemokake.Asil bisa beda-beda saka chip kanggo chip.

Pilih cara mandap sing cocog.

Ngindhari arah jejak sing padha ing lapisan jejer ndhuwur lan ngisor, utawa malah tumpang tindih tilas ndhuwur lan ngisor, amarga crosstalk jinis iki luwih gedhe tinimbang jejak jejer ing lapisan sing padha.

Gunakake vias wuta / dikubur kanggo nambah area tilak.Nanging biaya Manufaktur Papan PCB bakal nambah.Pancen angel kanggo nggayuh paralelisme lengkap lan dawa sing padha ing implementasine nyata, nanging isih kudu ditindakake kanthi maksimal.

Kajaba iku, mandap diferensial lan mandap mode umum bisa dilindhungi undhang-undhang kanggo ngurangi impact ing wektu lan integritas sinyal.

23. Filter ing sumber daya analog asring sirkuit LC.Nanging kok kadhangkala LC nyaring kurang èfèktif saka RC?
Perbandingan efek filter LC lan RC kudu nimbang manawa pita frekuensi disaring lan pilihan nilai induktansi cocog.Amarga reaktansi induktif (reaktansi) saka induktor ana hubungane karo nilai induktansi lan frekuensi.
Yen frekuensi gangguan saka sumber daya kurang lan nilai induktansi ora cukup gedhe, efek nyaring bisa uga ora apik minangka RC.Nanging, rega sing kudu dibayar kanggo nggunakake nyaring RC yaiku resistor dhewe ngilangi daya, kurang efisien, lan menehi perhatian marang jumlah daya sing bisa ditindakake dening resistor sing dipilih.

24. Apa cara milih induktansi lan nilai kapasitansi nalika nyaring?
Saliyane frekuensi gangguan sing pengin disaring, pilihan saka nilai induktansi uga nimbang kemampuan respon saka saiki cepet.Yen terminal output LC duwe kesempatan kanggo ngasilake arus gedhe kanthi cepet, nilai induktansi sing gedhe banget bakal ngalangi kacepetan arus gedhe sing mili liwat induktor lan nambah gangguan ripple.Nilai kapasitansi gegandhengan karo ukuran rega spesifikasi swara ripple sing bisa ditoleransi.
Sing luwih cilik syarat nilai swara ripple, sing luwih gedhe nilai kapasitor.ESR / ESL saka kapasitor uga bakal duwe impact.Kajaba iku, yen LC diselehake ing output saka daya regulasi ngoper, iku uga perlu kanggo mbayar manungsa waé kanggo pengaruh kutub / nul kui dening LC ing stabilitas saka daur ulang kontrol umpan balik negatif..

25. Kepiye carane bisa nyukupi syarat EMC tanpa nyebabake tekanan biaya?
Biaya tambah amarga EMC ing PCB biasane amarga nambah jumlah lapisan lemah kanggo nambah efek shielding lan Kajaba saka manik ferit, keselak lan piranti dipatèni harmonik frekuensi dhuwur liyane.Kajaba iku, biasane kudu kerja sama karo struktur shielding ing mekanisme liyane kanggo nggawe kabeh sistem ngliwati syarat EMC.Ing ngisor iki mung sawetara tips desain papan PCB kanggo nyuda efek radiasi elektromagnetik sing diasilake dening sirkuit.

Pilih piranti kanthi tingkat mateni sing luwih alon sabisa kanggo nyuda komponen frekuensi dhuwur sing diasilake sinyal kasebut.

Pay manungsa waé menyang panggonan seko komponen frekuensi dhuwur, ora banget cedhak konektor external.

Pay manungsa waé menyang cocog impedansi saka sinyal-kacepetan dhuwur, lapisan wiring lan path saiki bali (path saiki bali) kanggo ngurangi bayangan frekuensi dhuwur lan radiation.

Selehake kapasitor decoupling sing cukup lan cocok ing pin daya saben piranti kanggo gangguan moderat ing bidang daya lan lemah.Pay manungsa waé khusus kanggo apa respon frekuensi lan karakteristik suhu saka kapasitor ketemu syarat desain.

Lemah cedhak konektor eksternal bisa dipisahake kanthi bener saka tatanan, lan lemah konektor kudu disambungake menyang lemah sasis sing cedhak.

Gunakake jejak ground / shunt ing jejere sawetara sinyal kanthi kacepetan dhuwur.Nanging mbayar manungsa waé kanggo efek saka njaga / shunt ngambah ing impedansi karakteristik tilak.

Lapisan daya 20H mlebu saka tatanan, lan H minangka jarak antarane lapisan daya lan tatanan.

26. Nalika ana sawetara digital / pamblokiran fungsi analog ing siji Papan PCB, laku umum kanggo misahake digital / lemah analog.Apa sebabe?
Alesan kanggo misahake lemah digital / analog amarga sirkuit digital bakal ngasilake gangguan ing sumber daya lan lemah nalika ngoper antarane potensial dhuwur lan kurang.Gedhene swara kasebut ana gandhengane karo kacepetan sinyal lan gedhene arus.Yen bidang lemah ora dibagi lan gangguan sing diasilake dening sirkuit ing wilayah digital gedhe lan sirkuit ing wilayah analog cedhak banget, banjur sanajan sinyal digital lan analog ora nyabrang, sinyal analog isih bakal diganggu. dening swara lemah.Tegese, cara ora misahake latar digital lan analog mung bisa digunakake nalika area sirkuit analog adoh saka area sirkuit digital sing ngasilake gangguan gedhe.

27. pendekatan liyane kanggo mesthekake yen digital / analog tata kapisah lan digital / garis sinyal analog ora nglintasi saben liyane, kabeh Papan PCB ora dibagi, lan digital / lemah analog disambungake menyang bidang lemah iki.Apa gunane?
Keperluan yen jejak sinyal digital-analog ora bisa nyabrang amarga jalur arus bali (path arus bali) saka sinyal digital sing rada cepet bakal nyoba bali menyang sumber sinyal digital ing sadawane lemah cedhak ngisor jejak.salib, gangguan kui dening saiki bali bakal katon ing wilayah sirkuit analog.

28. Carane nimbang masalah cocog impedansi nalika ngrancang diagram skematis dhuwur-kacepetan desain PCB?
Nalika ngrancang sirkuit PCB kacepetan dhuwur, cocog impedansi minangka salah sawijining unsur desain.Nilai impedansi nduweni sesambungan mutlak karo cara routing, kayata lumaku ing lapisan permukaan (microstrip) utawa lapisan jero (stripline / double stripline), jarak saka lapisan referensi (lapisan daya utawa lapisan lemah), lebar jejak, PCB materi, etc Loro-lorone bakal mengaruhi Nilai impedansi karakteristik tilak.
Sing ngomong, Nilai impedansi mung bisa ditemtokake sawise wiring.lunak simulasi umum ora bakal bisa kanggo nimbang sawetara kondisi wiring karo impedansi pedhot amarga watesan saka model line utawa algoritma matématika digunakake.Ing wektu iki, mung sawetara terminator (terminations), kayata resistor seri, bisa dilindhungi undhang-undhang ing diagram skematis.kanggo ngurangi efek saka trace impedansi discontinuities.Solusi dhasar sing nyata kanggo masalah kasebut yaiku kanggo ngindhari impedansi discontinuity nalika kabel.

29. Ing endi bisa nyedhiyani perpustakaan model IBIS luwih akurat?
Akurasi model IBIS langsung mengaruhi asil simulasi.Sejatine, IBIS bisa dianggep minangka data karakteristik electrical saka sirkuit padha karo chip I / O buffer nyata, kang umume bisa dipikolehi dening ngowahi model SPICE, lan data saka SPICE wis hubungan Absolute karo manufaktur chip, supaya. piranti padha diwenehake dening manufaktur chip beda.Data ing SPICE beda, lan data ing model IBIS sing diowahi uga bakal beda.
Tegese, yen piranti pabrikan A digunakake, mung dheweke duwe kemampuan kanggo nyedhiyakake data model sing akurat saka piranti kasebut, amarga ora ana wong liya sing luwih ngerti babagan sing ngolah piranti kasebut.Yen IBIS sing diwenehake dening pabrikan ora akurat, siji-sijine solusi yaiku terus-terusan njaluk pabrikan supaya bisa nambah.

30. Nalika ngrancang PCB kanthi kacepetan dhuwur, saka aspek apa desainer kudu nimbang aturan EMC lan EMI?
Umume, desain EMI / EMC kudu nimbang aspek sing dipancarake lan ditindakake.Tilas kalebu bagean frekuensi sing luwih dhuwur (≥30MHz) lan sing terakhir kalebu bagean frekuensi ngisor (≤30MHz).
Dadi sampeyan ora bisa mung mbayar manungsa waé kanggo frekuensi dhuwur lan nglirwakake bagean frekuensi kurang.A apik EMI / EMC desain kudu njupuk menyang akun posisi piranti, noto tumpukan PCB, cara sambungan penting, pilihan saka piranti, etc ing awal tata letak.Yen ora ana pangaturan sing luwih apik ing advance, bisa ditanggulangi sawise bakal entuk asil kaping pindho kanthi setengah gaweyan lan nambah biaya.
Contone, posisi generator jam ngirim ora cedhak karo konektor external sabisa, sinyal-kacepetan dhuwur kudu pindhah menyang lapisan utama sabisa lan mbayar manungsa waé kanggo lampahing saka cocog impedansi karakteristik lan lapisan referensi kanggo ngurangi bayangan, lan slope (slew rate) saka sinyal di-push dening piranti kudu dadi cilik sabisa kanggo ngurangi dhuwur Nalika milih decoupling / bypass kapasitor, mbayar manungsa waé kanggo apa respon frekuensi meets syarat kanggo ngurangi. swara pesawat daya.
Kajaba iku, mbayar manungsa waé menyang dalan bali saka saiki sinyal frekuensi dhuwur kanggo nggawe wilayah daur ulang minangka cilik sabisa (yaiku, impedansi daur ulang minangka cilik sabisa) kanggo ngurangi radiation.Sampeyan uga bisa ngontrol sawetara gangguan frekuensi dhuwur kanthi misahake formasi kasebut.Pungkasan, pilih titik grounding PCB lan kasus kasebut (sasis lemah).

31. Kepiye carane milih alat EDA?
Ing piranti lunak desain pcb saiki, analisis termal ora dadi titik sing kuwat, mula ora dianjurake kanggo nggunakake.Kanggo fungsi liyane 1.3.4, sampeyan bisa milih PADS utawa Cadence, lan rasio kinerja lan rega apik.Pemula ing desain PLD bisa nggunakake lingkungan terpadu sing diwenehake dening pabrikan chip PLD, lan alat siji-titik bisa digunakake nalika ngrancang luwih saka siji yuta gerbang.

32. Mangga nyaranake piranti lunak EDA sing cocok kanggo pangolahan lan transmisi sinyal kanthi kacepetan dhuwur.
Kanggo desain sirkuit conventional, INNOVEDA kang PADS apik banget, lan ana lunak simulasi cocog, lan jinis iki desain asring akun kanggo 70% saka aplikasi.Kanggo desain sirkuit kacepetan dhuwur, sirkuit campuran analog lan digital, solusi Cadence kudu dadi piranti lunak kanthi kinerja lan rega sing luwih apik.Mesthine, kinerja Mentor isih apik banget, utamane manajemen proses desain kudu paling apik.

33. Panjelasan makna saben lapisan papan PCB
Topoverlay —- jeneng piranti tingkat paling dhuwur, uga disebut silkscreen ndhuwur utawa legenda komponen ndhuwur, kayata R1 C5,
IC10.bottomoverlay–uga multilayer—–Yen sampeyan ngrancang Papan 4-lapisan, nyeleh free pad utawa liwat, netepake minangka multilay, banjur pad bakal kanthi otomatis katon ing 4 lapisan, yen Sampeyan mung nemtokake minangka lapisan ndhuwur, banjur pad mung bakal katon ing lapisan ndhuwur.

34. Apa aspèk kudu mbayar manungsa waé kanggo ing desain, nuntun lan tata letak PCBs frekuensi dhuwur ndhuwur 2G?
PCB frekuensi dhuwur ing ndhuwur 2G kalebu desain sirkuit frekuensi radio, lan ora ana ing ruang lingkup diskusi desain sirkuit digital kanthi kacepetan dhuwur.Tata letak lan rute sirkuit RF kudu dianggep bebarengan karo diagram skema, amarga tata letak lan rute bakal nyebabake efek distribusi.
Kajaba iku, sawetara piranti pasif ing desain sirkuit RF diwujudake liwat definisi parametrik lan foil tembaga berbentuk khusus.Mulane, alat EDA dibutuhake kanggo nyedhiyakake piranti parametrik lan nyunting foil tembaga berbentuk khusus.
Boardstation Mentor duwe modul desain RF khusus sing nyukupi syarat kasebut.Kajaba iku, desain frekuensi radio umum mbutuhake alat analisis sirkuit frekuensi radio khusus, sing paling misuwur ing industri yaiku eesoft agilent, sing nduweni antarmuka sing apik karo alat Mentor.

35. Kanggo desain PCB frekuensi dhuwur ing ndhuwur 2G, aturan apa sing kudu ditindakake dening desain microstrip?
Kanggo desain garis microstrip RF, perlu nggunakake alat analisis lapangan 3D kanggo ngekstrak paramèter saluran transmisi.Kabeh aturan kudu ditemtokake ing alat ekstraksi lapangan iki.

36. Kanggo PCB karo kabeh sinyal digital, ana sumber jam 80MHz ing Papan.Saliyane nggunakake bolong kabel (grounding), sirkuit apa sing kudu digunakake kanggo proteksi supaya bisa nyopir kanthi cekap?
Kanggo mesthekake kemampuan nyopir jam, iku ora kudu temen maujud liwat pangayoman.Umumé, jam digunakake kanggo drive chip.Keprigelan umum babagan kemampuan drive jam disebabake dening macem-macem beban jam.Chip driver jam digunakake kanggo ngowahi siji sinyal jam dadi sawetara, lan sambungan titik-kanggo-titik diadopsi.Nalika milih chip driver, saliyane kanggo mesthekake yen Sejatine cocog mbukak lan pinggiran sinyal meets syarat (umume, jam minangka sinyal pinggiran-efektif), nalika ngetung wektu sistem, wektu tundha saka jam ing driver. chip kudu dijupuk menyang akun.

37. Yen Papan sinyal jam kapisah digunakake, apa jenis antarmuka umume digunakake kanggo mesthekake yen transmisi sinyal jam kurang kena pengaruh?
Sing luwih cendhek sinyal jam, luwih cilik efek saluran transmisi.Nggunakake papan sinyal jam sing kapisah bakal nambah dawa nuntun sinyal.Lan sumber daya lemah Papan uga masalah.Kanggo transmisi jarak adoh, disaranake nggunakake sinyal diferensial.Ukuran L bisa nyukupi syarat kapasitas drive, nanging jam sampeyan ora cepet banget, ora perlu.

38, 27M, garis jam SDRAM (80M-90M), harmonik kaloro lan katelu saka garis jam iki mung ing band VHF, lan gangguan gedhe banget sawise frekuensi dhuwur lumebu saka mburi nampa.Saliyane nyepetake dawa garis, apa cara liyane sing apik?

Yen harmonik katelu gedhe lan harmonik kapindho cilik, bisa uga amarga siklus tugas sinyal 50%, amarga ing kasus iki, sinyal ora malah harmonics.Ing wektu iki, perlu kanggo ngowahi siklus tugas sinyal.Kajaba iku, yen sinyal jam unidirectional, cocog seri pungkasan sumber umume digunakake.Iki nyuda refleksi sekunder tanpa mengaruhi tingkat pinggiran jam.Nilai sing cocog ing pungkasan sumber bisa dipikolehi kanthi nggunakake rumus ing gambar ing ngisor iki.

39. Apa topologi kabel?
Topologi, sawetara uga disebut urutan routing.Kanggo urutan wiring saka jaringan disambungake multi-port.

40. Carane nyetel topologi kabel kanggo nambah integritas sinyal?
Arah sinyal jaringan jenis iki luwih rumit, amarga kanggo sinyal siji arah, loro arah, lan sinyal tingkat sing beda-beda, topologi nduweni pengaruh sing beda-beda, lan angel ngomong topologi endi sing migunani kanggo kualitas sinyal.Menapa malih, nalika nindakake pra-simulasi, kang topologi digunakake banget nuntut kanggo engineers, lan mbutuhake pangerten prinsip sirkuit, jinis sinyal, lan malah kangelan wiring.

41. Carane ngurangi masalah EMI dening ngatur stackup?
Kaping pisanan, EMI kudu dianggep saka sistem, lan PCB mung ora bisa ngatasi masalah kasebut.Kanggo EMI, aku sing numpuk utamané kanggo nyedhiyani dalan bali sinyal paling cendhak, nyuda wilayah kopling, lan nyuda gangguan mode diferensial.Kajaba iku, lapisan lemah lan lapisan daya digandhengake kanthi rapet, lan ekstensi kasebut luwih gedhe tinimbang lapisan daya, sing apik kanggo nyegah gangguan mode umum.

42. Apa sebabe tembaga dilebokake?
Umumé, ana sawetara alasan kanggo laying tembaga.
1. EMC.Kanggo lemah utawa tembaga sumber daya gedhe, bakal dadi peran pelindung, lan sawetara sing khusus, kayata PGND, bakal dadi peran protèktif.
2. syarat proses PCB.Umumé, supaya kanggo mesthekake efek saka electroplating utawa lamination tanpa ewah-ewahan bentuk, tembaga wis glethakaken ing lapisan PCB karo kabel kurang.
3. Syarat integritas sinyal, menehi sinyal digital frekuensi dhuwur dalan bali lengkap, lan nyuda kabel jaringan DC.Mesthi, ana uga alasan kanggo disipasi panas, instalasi piranti khusus mbutuhake tembaga laying, lan liya-liyane.

43. Ing sistem, dsp lan pld kalebu, masalah apa sing kudu digatekake nalika kabel?
Deleng rasio tingkat sinyal sampeyan karo dawa kabel.Yen wektu tundha sinyal ing jalur transmisi bisa dibandhingake karo wektu pinggiran pangowahan sinyal, masalah integritas sinyal kudu dianggep.Kajaba iku, kanggo macem-macem DSP, topologi rute sinyal jam lan data uga bakal mengaruhi kualitas sinyal lan wektu, sing mbutuhake perhatian.

44. Kajaba wiring piranti protel, apa ana piranti liyane sing apik?
Dene alat, saliyane PROTEL, ana akeh alat wiring, kayata MENTOR WG2000, EN2000 series lan powerpcb, Cadence's allegro, zuken's cadstar, cr5000, lan liya-liyane, saben duwe kekuwatan dhewe.

45. Apa "sinyal bali dalan"?
Jalur bali sinyal, yaiku, bali saiki.Nalika sinyal digital-kacepetan dhuwur ditularaké, sinyal mili saka driver ing sadawane garis transmisi PCB kanggo mbukak, banjur mbukak bali menyang mburi driver ing sadawane lemah utawa sumber daya liwat dalan paling cendhak.
Sinyal bali iki ing lemah utawa sumber daya diarani jalur bali sinyal.Dr.Johnson nerangake ing bukune sing transmisi sinyal frekuensi dhuwur iku bener proses ngisi kapasitansi dielektrik sandwiched antarane baris transmisi lan lapisan DC.Sing dianalisis SI yaiku sifat elektromagnetik saka pager iki lan kopling ing antarane.

46. ​​Carane nindakake analisis SI ing konektor?
Ing spesifikasi IBIS3.2, ana katrangan saka model konektor.Umume nggunakake model EBD.Yen papan khusus, kayata backplane, model SPICE dibutuhake.Sampeyan uga bisa nggunakake piranti lunak simulasi multi-papan (HYPERLYNX utawa IS_multiboard).Nalika mbangun sistem multi-papan, input paramèter distribusi saka konektor, kang umume dijupuk saka manual konektor.Mesthi, cara iki ora bakal cukup akurat, nanging anggere ana ing kisaran sing bisa ditampa.

 

47. Apa cara kanggo mungkasi?
Terminasi (terminal), uga dikenal minangka cocog.Umumé, miturut posisi sing cocog, dipérang dadi cocog pungkasan aktif lan cocog terminal.Antarane wong-wong mau, cocog sumber umume cocog seri resistor, lan cocog terminal umume cocog podo.Ana akeh cara, kalebu resistor pull-up, resistor pull-down, Thevenin cocog, AC cocog, lan Schottky diode cocog.

48. Faktor apa sing nemtokake cara mungkasi (cocog)?
Cara sing cocog umume ditemtokake dening karakteristik BUFFER, kondisi topologi, jinis level lan metode pertimbangan, lan siklus tugas sinyal lan konsumsi daya sistem uga kudu dianggep.

49. Kados pundi tata cara pedhotan (cocog)?
Masalah paling kritis ing sirkuit digital yaiku masalah wektu.Tujuan saka nambah cocog kanggo nambah kualitas sinyal lan entuk sinyal determinable ing wayahe pangadilan.Kanggo sinyal efektif tingkat, kualitas sinyal stabil ing premis kanggo mesthekake panyiapan lan wektu nyekeli;kanggo sinyal efektif telat, miturut premis kanggo mesthekake monotonicity tundha sinyal, kacepetan tundha owah-owahan sinyal meets syarat.Ana sawetara materi sing cocog ing buku teks produk Mentor ICX.
Kajaba iku, "High Speed ​​​​Digital design a hand book of blackmagic" wis bab darmabakti kanggo terminal, kang njlèntrèhaké peran cocog ing integritas sinyal saka prinsip gelombang elektromagnetik, kang bisa digunakake kanggo referensi.

50. Bisa nggunakake model IBIS piranti kanggo simulasi fungsi logika piranti?Yen ora, carane papan-tingkat lan sistem-tingkat simulasi sirkuit bisa dileksanakake?
Model IBIS minangka model tingkat prilaku lan ora bisa digunakake kanggo simulasi fungsional.Kanggo simulasi fungsional, model SPICE utawa model tingkat struktural liyane dibutuhake.

51. Ing sistem ing ngendi digital lan analog urip bebarengan, ana rong cara pangolahan.Salah sijine yaiku misahake lemah digital saka lemah analog.Manik-manik disambungake, nanging sumber daya ora dipisahake;liyane iku sumber daya analog lan sumber daya digital dipisahake lan disambungake karo FB, lan lemah iku lemah ndadekake.Aku arep takon Pak Li, apa efek saka rong cara iki padha?

Sampeyan kudu ngandika sing padha ing asas.Amarga daya lan lemah padha karo sinyal frekuensi dhuwur.

Tujuan kanggo mbedakake antarane bagean analog lan digital yaiku kanggo anti-interferensi, utamane gangguan sirkuit digital menyang sirkuit analog.Nanging, segmentasi bisa nyebabake jalur bali sinyal sing ora lengkap, mengaruhi kualitas sinyal sinyal digital lan mengaruhi kualitas EMC sistem.

Mulane, ora ketompo pesawat sing dipérang, gumantung apa jalur bali sinyal digedhekake lan kepiye sinyal bali ngganggu sinyal kerja normal.Saiki ana uga sawetara desain campuran, preduli saka sumber daya lan lemah, nalika laying metu, misahake tata letak lan wiring miturut bagean digital lan bagean analog supaya sinyal salib-regional.

52. Peraturan safety: Apa arti spesifik FCC lan EMC?
FCC: Komisi Komunikasi Federal Komisi Komunikasi Amérika
EMC: kompatibilitas elektromagnetik kompatibilitas elektromagnetik
FCC minangka organisasi standar, EMC minangka standar.Ana alasan, standar lan cara tes sing cocog kanggo panyiapan standar.

53. Apa distribusi diferensial?
Sinyal diferensial, sawetara uga disebut sinyal diferensial, nggunakake loro sinyal polaritas sing padha lan ngelawan kanggo ngirim saluran data siji, lan gumantung ing prabédan tingkat saka loro sinyal kanggo pangadilan.Supaya kanggo mesthekake yen loro sinyal rampung konsisten, padha kudu katahan ing podo karo sak wiring, lan jembaré baris lan spasi baris tetep panggah.

54. Apa piranti lunak simulasi PCB?
Ana macem-macem jinis simulasi, analisis simulasi integritas sinyal sirkuit digital kacepetan dhuwur (SI) piranti lunak sing umum digunakake yaiku icx, signalvision, hyperlynx, XTK, spectraquest, lsp. Sawetara uga nggunakake Hspice.

55. Kepiye piranti lunak simulasi PCB nindakake simulasi LAYOUT?
Ing sirkuit digital kanthi kacepetan dhuwur, kanggo nambah kualitas sinyal lan nyuda kesulitan kabel, papan multi-lapisan umume digunakake kanggo nemtokake lapisan daya khusus lan lapisan lemah.

56. Carane menehi hasil karo tata letak lan wiring kanggo mesthekake stabilitas sinyal ndhuwur 50M
Kunci kanggo kabel sinyal digital kanthi kacepetan dhuwur yaiku nyuda pengaruh saluran transmisi ing kualitas sinyal.Mulane, tata letak sinyal-kacepetan dhuwur ing ndhuwur 100M mbutuhake tandha sinyal sing cendhak.Ing sirkuit digital, sinyal kacepetan dhuwur ditemtokake dening wektu tundha munggah sinyal.Kajaba iku, macem-macem jinis sinyal (kayata TTL, GTL, LVTTL) duwe cara sing beda kanggo njamin kualitas sinyal.

57. Bagean RF saka unit ruangan, bagean frekuensi penengah, lan uga bagean sirkuit frekuensi rendah sing ngawasi unit ruangan asring dipasang ing PCB sing padha.Apa sing syarat kanggo materi saka PCB kuwi?Carane nyegah RF, IF lan malah sirkuit frekuensi kurang saka interfering karo saben liyane?

Desain sirkuit hibrida minangka masalah gedhe.Iku angel duwe solusi sampurna.

Umumé, sirkuit frekuensi radio wis glethakaken metu lan kabel minangka Papan siji sawijining ing sistem, lan malah ana growong shielding khusus.Kajaba iku, sirkuit RF umume siji-sisi utawa loro-lorone, lan sirkuit kasebut relatif prasaja, kabeh iku kanggo nyuda impact ing paramèter distribusi sirkuit RF lan nambah konsistensi sistem RF.
Dibandhingake karo materi FR4 umum, papan sirkuit RF cenderung nggunakake substrat Q dhuwur.Konstanta dielektrik materi iki relatif cilik, kapasitansi sing disebarake saka saluran transmisi cilik, impedansi dhuwur, lan wektu tundha transmisi sinyal cilik.Ing desain sirkuit hibrida, sanajan sirkuit RF lan digital dibangun ing PCB sing padha, umume dipérang dadi area sirkuit RF lan area sirkuit digital, sing ditata lan dipasang kanthi kapisah.Gunakake vias lemah lan kothak shielding antarane wong-wong mau.

58. Kanggo bagean RF, bagean frekuensi penengah lan bagean sirkuit frekuensi rendah disebarake ing PCB sing padha, solusi apa sing diduweni mentor?
Piranti lunak desain sistem tingkat papan Mentor, saliyane fungsi desain sirkuit dhasar, uga duwe modul desain RF khusus.Ing modul desain skematik RF, model piranti parameterisasi diwenehake, lan antarmuka bidirectional karo analisis sirkuit RF lan alat simulasi kayata EESOFT diwenehake;ing modul LAYOUT RF, fungsi panyuntingan pola khusus digunakake kanggo tata letak lan kabel sirkuit RF diwenehake, lan uga ana antarmuka loro-arah analisis sirkuit RF lan alat simulasi kayata EESOFT bisa mbalikke-label asil analisis lan simulasi bali menyang diagram skematis lan PCB.
Ing wektu sing padha, nggunakake fungsi manajemen desain piranti lunak Mentor, nggunakake maneh desain, derivasi desain, lan desain kolaborasi bisa gampang diwujudake.Nyepetake proses desain sirkuit hibrida kanthi cepet.Papan telpon seluler minangka desain sirkuit campuran sing khas, lan akeh manufaktur desain ponsel gedhe nggunakake Mentor plus eesoft Angelon minangka platform desain.

59. Apa struktur produk Mentor?
Piranti PCB Mentor Graphics kalebu seri WG (biyen veribest) lan seri Enterprise (boardstation).

60. Kepiye piranti lunak desain PCB Mentor ndhukung BGA, PGA, COB lan paket liyane?
RE autoaktif Mentor, dikembangake saka akuisisi Veribest, minangka router tanpa grid pertama ing industri.Kita kabeh ngerti, kanggo susunan kothak werni, piranti COB, gridless, lan sembarang-sudut router minangka kunci kanggo ngatasi tingkat nuntun.Ing RE autoactive paling anyar, fungsi kayata push vias, foil tembaga, REROUTE, etc wis ditambahake kanggo nggawe luwih trep kanggo aplikasi.Kajaba iku, dheweke ndhukung rute kacepetan dhuwur, kalebu rute sinyal lan rute pasangan diferensial kanthi syarat wektu tundha.

61. Kepiye piranti lunak desain PCB Mentor nangani pasangan garis diferensial?
Sawise piranti lunak Mentor nemtokake sifat pasangan diferensial, loro pasangan diferensial bisa diruteake bebarengan, lan jembar garis, jarak lan dawa pasangan diferensial dijamin kanthi ketat.Bisa dipisahake kanthi otomatis nalika nemoni alangan, lan cara liwat bisa dipilih nalika ngganti lapisan.

62. Ing Papan PCB 12-lapisan, ana telung lapisan sumber daya 2.2v, 3.3v, 5v, lan saben telung daya Penyetor ing siji lapisan.Carane menehi hasil karo kabel lemah?
Umumé, telung sumber daya kasebut disusun ing lantai katelu, sing luwih apik kanggo kualitas sinyal.Amarga ora mungkin sinyal kasebut bakal dipisahake ing lapisan pesawat.Cross-segmentation minangka faktor kritis sing mengaruhi kualitas sinyal sing umume diabaikan dening piranti lunak simulasi.Kanggo pesawat daya lan pesawat lemah, padha karo sinyal frekuensi dhuwur.Ing praktik, saliyane kanggo nimbang kualitas sinyal, kopling bidang daya (nggunakake bidang lemah sing cedhak kanggo nyuda impedansi AC bidang daya) lan simetri tumpukan kabeh faktor sing kudu dianggep.

63. Carane mriksa apa PCB meets syarat proses desain nalika ninggalake pabrik?
Akeh manufaktur PCB kudu liwat test terus-terusan jaringan daya-on sadurunge Processing PCB rampung kanggo mesthekake yen kabeh sambungan bener.Ing wektu sing padha, luwih akeh manufaktur uga nggunakake tes sinar-x kanggo mriksa sawetara kesalahan sajrone etsa utawa laminasi.
Kanggo papan rampung sawise pangolahan tembelan, pemeriksaan tes ICT umume digunakake, sing mbutuhake nambah titik tes ICT sajrone desain PCB.Yen ana masalah, piranti inspeksi sinar-X khusus uga bisa digunakake kanggo ngilangi kesalahan kasebut amarga proses.

64. Apa "perlindhungan mekanisme" pangayoman saka casing?
ya wis.Casing kudu dadi nyenyet sabisa, nggunakake kurang utawa ora bahan konduktif, lan lemah sabisa.

65. Apa perlu kanggo nimbang masalah esd chip dhewe nalika milih chip?
Apa papan lapisan kaping pindho utawa papan multi-lapisan, area lemah kudu ditambah sabisa.Nalika milih chip, karakteristik ESD saka chip kasebut kudu dianggep.Iki umume kasebut ing gambaran chip, lan malah kinerja chip padha saka manufaktur beda bakal beda.
Pay manungsa waé liyane kanggo desain lan nimbang iku luwih komprehensif, lan kinerja saka papan sirkuit bakal dijamin kanggo ombone tartamtu.Nanging masalah ESD bisa uga isih katon, mula perlindungan organisasi uga penting banget kanggo pangayoman ESD.

66. Nalika nggawe papan pcb, kanggo ngurangi gangguan, kudu kabel lemah mbentuk wangun tertutup?
Nalika nggawe papan PCB, umume, perlu kanggo nyuda area daur ulang kanggo nyuda gangguan.Nalika mbikak kabel lemah, ora kudu dilebokake ing wangun tertutup, nanging ing wangun dendritik.Area bumi.

67. Yen emulator nggunakake siji sumber daya lan Papan pcb nggunakake siji sumber daya, kudu latar loro sumber daya disambungake bebarengan?
Iku bakal luwih apik yen sumber daya kapisah bisa digunakake, amarga iku ora gampang kanggo nimbulaké gangguan antarane sumber daya, nanging paling saka peralatan wis syarat tartamtu.Wiwit emulator lan Papan PCB nggunakake loro daya Penyetor, Aku ora mikir padha kudu nuduhake lemah padha.

68. A sirkuit dumadi saka sawetara Papan pcb.Apa padha nuduhake lemah?
A sirkuit kasusun saka sawetara PCBs, paling kang mbutuhake lemah umum, amarga iku ora praktis kanggo nggunakake sawetara sumber daya ing siji sirkuit.Nanging yen sampeyan duwe kondisi tartamtu, sampeyan bisa nggunakake sumber daya beda, mesthi gangguan bakal luwih cilik.

69. Desain produk genggam kanthi LCD lan cangkang logam.Nalika nguji ESD, ora bisa lulus tes ICE-1000-4-2, KONTAK mung bisa ngliwati 1100V, lan UDARA bisa ngliwati 6000V.Ing tes kopling ESD, horisontal mung bisa ngliwati 3000V, lan vertikal bisa ngliwati 4000V.Frekuensi CPU yaiku 33MHz.Apa ana cara kanggo lulus tes ESD?
Produk genggem minangka casing logam, mula masalah ESD kudu luwih jelas, lan LCD bisa uga duwe fenomena sing luwih ala.Yen ora ana cara kanggo ngganti materi logam ana, kang dianjurake kanggo nambah materi anti-listrik nang mekanisme kanggo ngiyataken lemah PCB, lan ing wektu sing padha golek cara kanggo lemah LCD.Mesthi, carane operate gumantung ing kahanan tartamtu.

70. Nalika ngrancang sistem sing ngemot DSP lan PLD, aspek apa sing kudu dianggep ESD?
Ing babagan sistem umum, bagean sing kontak langsung karo awak manungsa kudu dianggep utamane, lan perlindungan sing cocog kudu ditindakake ing sirkuit lan mekanisme.Minangka kanggo pinten impact ESD ing sistem, iku gumantung ing macem-macem kahanan.

 


Wektu kirim: Mar-19-2023