ברוכים הבאים צו אונדזער וועבזייטל.

וואָס זאָל זיין אכטונג צו ווען צייכענונג פּקב דיאַגראַמע?

1. אַלגעמיינע כּללים

1.1 די דיגיטאַל, אַנאַלאָג און דאַאַ סיגנאַל וויירינג געביטן זענען פאַר-טיילט אויף די פּקב.
1.2 דיגיטאַל און אַנאַלאָג קאַמפּאָונאַנץ און קאָראַספּאַנדינג וויירינג זאָל זיין אפגעשיידט ווי פיל ווי מעגלעך און געשטעלט אין זייער וויירינג געביטן.
1.3 די הויך-גיכקייַט דיגיטאַל סיגנאַל טראַסעס זאָל זיין ווי קורץ ווי מעגלעך.
1.4 האַלטן שפּירעוודיק אַנאַלאָג סיגנאַל טראַסעס ווי קורץ ווי מעגלעך.
1.5 גלייַך פאַרשפּרייטונג פון מאַכט און ערד.
1.6 DGND, AGND און פעלד זענען אפגעשיידט.
1.7 ניצן ברייט ווירעס פֿאַר מאַכט צושטעלן און קריטיש סיגנאַל טראַסעס.
1.8 די דיגיטאַל קרייַז איז געשטעלט לעבן די פּאַראַלעל ויטאָבוס / סיריאַל דטע צובינד, און די דאַאַ קרייַז איז געשטעלט לעבן די טעלעפאָן ליניע צובינד.

2. קאָמפּאָנענט פּלייסמאַנט

2.1 אין די סיסטעם קרייַז סכעמאַטיש דיאַגראַמע:
אַ) טיילן דיגיטאַל, אַנאַלאָג, דאַאַ סערקאַץ און זייער פֿאַרבונדענע סערקאַץ;
ב) טיילן דיגיטאַל, אַנאַלאָג, געמישט דיגיטאַל / אַנאַלאָג קאַמפּאָונאַנץ אין יעדער קרייַז;
c) באַצאָלן ופמערקזאַמקייַט צו די פּאַזישאַנינג פון די מאַכט צושטעלן און סיגנאַל פּינס פון יעדער IC שפּאָן.
2.2 פּרילימאַנערי צעטיילן די וויירינג געגנט פון דיגיטאַל, אַנאַלאָג און DAA סערקאַץ אויף די פּקב (אַלגעמיינע פאַרהעלטעניש 2/1/1), און האַלטן דיגיטאַל און אַנאַלאָג קאַמפּאָונאַנץ און זייער קאָראַספּאַנדינג וויירינג אַזוי ווייַט ווי מעגלעך און באַגרענעצן זיי צו זייער ריספּעקטיוולי. וויירינג געביטן.
באַמערקונג: ווען די DAA קרייַז אַקיאַפּייז אַ גרויס פּראָפּאָרציע, עס וועט זיין מער קאָנטראָל / סטאַטוס סיגנאַל טראַסעס דורכגעגאנגען דורך זיין וויירינג געגנט, וואָס קענען זיין אַדזשאַסטיד לויט צו היגע רעגיאַליישאַנז, אַזאַ ווי קאָמפּאָנענט ספּייסינג, הויך וואָולטידזש סאַפּרעשאַן, קראַנט שיעור, עטק.
2.3 נאָך די פּרילימאַנערי אָפּטייל איז געענדיקט, אָנהייב פּלייסינג קאַמפּאָונאַנץ פון קאַנעקטער און דזשאַק:
אַ) די שטעלע פון ​​די צאַפּן-אין איז רעזערווירט אַרום די קאַנעקטער און דזשאַק;
ב) לאָזן פּלאַץ פֿאַר מאַכט און ערד וויירינג אַרום די קאַמפּאָונאַנץ;
c) שטעלן באַזונדער די שטעלע פון ​​די קאָראַספּאַנדינג צאַפּן-אין אַרום די סאָקקעט.
2.4 ערשטער אָרט כייבריד קאַמפּאָונאַנץ (אַזאַ ווי מאָדעם דעוויסעס, א / ד, ד / א קאַנווערזשאַן טשיפּס, אאז"ו ו):
אַ) באַשטימען די פּלייסמאַנט ריכטונג פון קאַמפּאָונאַנץ, און פּרובירן צו מאַכן די דיגיטאַל סיגנאַל און אַנאַלאָג סיגנאַל פּינס פּנים זייער ריספּעקטיוו וויירינג געביטן;
ב) שטעלן קאַמפּאָונאַנץ אין די קנופּ פון דיגיטאַל און אַנאַלאָג סיגנאַל רוטינג געביטן.
2.5 שטעלן אַלע אַנאַלאָג דעוויסעס:
אַ) שטעלן אַנאַלאָג קרייַז קאַמפּאָונאַנץ, אַרייַנגערעכנט DAA סערקאַץ;
ב) אַנאַלאָג דעוויסעס זענען געשטעלט נאָענט צו יעדער אנדערער און געשטעלט אויף די זייַט פון די פּקב וואָס כולל TXA1, TXA2, RIN, VC און VREF סיגנאַל טראַסעס;
c) ויסמיידן פּלייסינג הויך-ראַש קאַמפּאָונאַנץ אַרום די TXA1, TXA2, RIN, VC און VREF סיגנאַל טראַסעס;
ד) פֿאַר סיריאַל דטע מאַדזשולז, DTE EIA/TIA-232-E
דער ופנעמער / שאָפער פון די סעריע צובינד סיגנאַלז זאָל זיין ווי נאָענט ווי מעגלעך צו די קאַנעקטער און אַוועק פון די הויך-אָפטקייַט זייגער סיגנאַל רוטינג צו רעדוצירן / ויסמיידן די אַדישאַן פון ראַש סאַפּרעשאַן דעוויסעס אויף יעדער שורה, אַזאַ ווי דערשטיקן קוילז און קאַפּאַסאַטערז.
2.6 שטעלן דיגיטאַל קאַמפּאָונאַנץ און דיקאָופּלינג קאַפּאַסאַטערז:
אַ) די דיגיטאַל קאַמפּאָונאַנץ זענען געשטעלט צוזאַמען צו רעדוצירן די לענג פון די וויירינג;
ב) שטעלן אַ 0.1uF דעקאָופּלינג קאַפּאַסאַטער צווישן די מאַכט צושטעלן און ערד פון די IC, און האַלטן די קאַנעקטינג ווירעס ווי קורץ ווי מעגלעך צו רעדוצירן EMI;
c) פֿאַר פּאַראַלעל ויטאָבוס מאַדזשולז, די קאַמפּאָונאַנץ זענען נאָענט צו יעדער אנדערער
די קאַנעקטער איז געשטעלט אויף דעם ברעג צו נאָכקומען מיט די אַפּלאַקיישאַן ויטאָבוס צובינד נאָרמאַל, אַזאַ ווי די לענג פון די יסאַ ויטאָבוס ליניע איז לימיטעד צו 2.5 ין;
ד) פֿאַר סיריאַל דטע מאַדזשולז, די צובינד קרייַז איז נאָענט צו די קאַנעקטער;
e) די קריסטאַל אַסאַלייטער קרייַז זאָל זיין ווי נאָענט ווי מעגלעך צו זיין דרייווינג מיטל.
2.7 די ערד ווירעס פון יעדער געגנט זענען יוזשאַוואַלי פארבונדן אין איין אָדער מער פונקטן מיט 0 אָום רעסיסטאָרס אָדער קרעלן.

3. סיגנאַל רוטינג

3.1 אין די מאָדעם סיגנאַל רוטינג, די סיגנאַל שורות וואָס זענען פּראָנע צו ראַש און די סיגנאַל שורות וואָס זענען סאַסעפּטאַבאַל צו ינטערפיראַנס זאָל זיין געהאלטן ווי ווייַט ווי מעגלעך.אויב עס איז אַנאַוווידאַבאַל, נוצן אַ נייטראַל סיגנאַל שורה צו יזאָלירן.
3.2 די דיגיטאַל סיגנאַל וויירינג זאָל זיין געשטעלט אין די דיגיטאַל סיגנאַל וויירינג געגנט ווי פיל ווי מעגלעך;
די אַנאַלאָג סיגנאַל וויירינג זאָל זיין געשטעלט אין די אַנאַלאָג סיגנאַל וויירינג געגנט ווי פיל ווי מעגלעך;
(אפגעזונדערטקייט טראַסעס קענען זיין פאַר-געשטעלט צו באַגרענעצן צו פאַרמייַדן טראַסעס פון רוטינג אויס פון די רוטינג געגנט)
דיגיטאַל סיגנאַל טראַסעס און אַנאַלאָג סיגנאַל טראַסעס זענען פּערפּענדיקולאַר צו רעדוצירן קרייַז-קאַפּלינג.
3.3 ניצן אפגעזונדערט טראַסעס (יוזשאַוואַלי ערד) צו באַגרענעצן אַנאַלאָג סיגנאַל טראַסעס צו די אַנאַלאָג סיגנאַל רוטינג געגנט.
אַ) די אפגעזונדערט ערד טראַסעס אין די אַנאַלאָג געגנט זענען עריינדזשד אויף ביידע זייטן פון די פּקב ברעט אַרום די אַנאַלאָג סיגנאַל וויירינג געגנט, מיט אַ שורה ברייט פון 50-100 מיל;
ב) די אפגעזונדערט ערד טראַסעס אין די דיגיטאַל געגנט זענען ראַוטיד אַרום די דיגיטאַל סיגנאַל וויירינג געגנט אויף ביידע זייטן פון די פּקב ברעט, מיט אַ שורה ברייט פון 50-100 מיל, און די ברייט פון איין זייַט פון די פּקב ברעט זאָל זיין 200 מיל.
3.4 פּאַראַלעל ויטאָבוס צובינד סיגנאַל שורה ברייט> 10מיל (בכלל 12-15מיל), אַזאַ ווי / הקס, / הרד, / הווט, / באַשטעטיק.
3.5 די שורה ברייט פון אַנאַלאָג סיגנאַל טראַסעס איז> 10 מיל (בכלל 12-15 מיל), אַזאַ ווי MICM, MICV, SPKV, VC, VREF, TXA1, TXA2, RXA, TELIN, TELOUT.
3.6 אַלע אנדערע סיגנאַל טראַסעס זאָל זיין ווי ברייט ווי מעגלעך, די שורה ברייט זאָל זיין> 5 מיל (10 מיל אין אַלגעמיין), און די טראַסעס צווישן קאַמפּאָונאַנץ זאָל זיין ווי קורץ ווי מעגלעך (פאַר - באַטראַכטונג זאָל זיין קאַנסידערד ווען פּלייסינג דעוויסעס).
3.7 די שורה ברייט פון די בייפּאַס קאַפּאַסאַטער צו די קאָראַספּאַנדינג IC זאָל זיין> 25 מיל, און די נוצן פון וויאַס זאָל זיין אַוווידיד ווי פיל ווי מעגלעך. 3.8 סיגנאַל שורות וואָס פאָרן דורך פאַרשידענע געביטן (אַזאַ ווי טיפּיש נידעריק-גיכקייַט קאָנטראָל / סטאַטוס סיגנאַלז) זאָל זיין אַוווידיד פאָרן דורך אפגעזונדערט ערד ווירעס אין איין פונט (בילכער) אָדער צוויי פונקטן.אויב די שפּור איז בלויז אויף איין זייַט, די אפגעזונדערט ערד שפּור קענען גיין צו די אנדערע זייַט פון די פּקב צו האָפּקען די סיגנאַל שפּור און האַלטן עס קעסיידערדיק.
3.9 ויסמיידן ניצן 90-גראַד עקן פֿאַר הויך-אָפטקייַט סיגנאַל רוטינג, און נוצן גלאַט אַרקס אָדער 45-גראַד עקן.
3.10 הויך-אָפטקייַט סיגנאַל רוטינג זאָל רעדוצירן די נוצן פון דורך קאַנעקשאַנז.
3.11 האַלטן אַלע סיגנאַל טראַסעס אַוועק פון די קריסטאַל אַסאַלייטער קרייַז.
3.12 פֿאַר הויך-אָפטקייַט סיגנאַל רוטינג, אַ איין קעסיידערדיק רוטינג זאָל זיין גענוצט צו ויסמיידן די סיטואַציע ווו עטלעכע סעקשאַנז פון רוטינג פאַרברייטערן פון איין פונט.
3.13 אין די DAA קרייַז, לאָזן אַ פּלאַץ פון בייַ מינדסטער 60 מיל אַרום די פּערפעריישאַן (אַלע לייַערס).

4. מאַכט צושטעלן

4.1 באַשטימען די מאַכט קשר שייכות.
4.2 אין די דיגיטאַל סיגנאַל וויירינג געגנט, נוצן אַ 10uF עלעקטראָליטיק קאַפּאַסאַטער אָדער אַ טאַנטאַלום קאַפּאַסאַטער אין פּאַראַלעל מיט אַ 0.1uF סעראַמיק קאַפּאַסאַטער און פאַרבינדן עס צווישן די מאַכט צושטעלן און דער ערד.אָרט איינער אין די מאַכט ינלעט סוף און די פאַרדאַסט סוף פון די פּקב ברעט צו פאַרמייַדן מאַכט ספּייקס געפֿירט דורך ראַש ינטערפיראַנס.
4.3 פֿאַר טאָפּל-סיידיד באָרדז, אין דער זעלביקער שיכטע ווי די מאַכט-קאַנסומינג קרייַז, אַרומרינגלען דעם קרייַז מיט מאַכט טראַסעס מיט אַ שורה ברייט פון 200 מיל אויף ביידע זייטן.(די אנדערע זייַט מוזן זיין פּראַסעסט אין די זעלבע וועג ווי די דיגיטאַל ערד)
4.4 אין אַלגעמיין, די מאַכט טראַסעס זענען געלייגט אויס ערשטער, און דעמאָלט די סיגנאַל טראַסעס זענען געלייגט אויס.

5. ערד

5.1 אין די טאָפּל-סיידיד ברעט, די אַניוזד געביטן אַרום און אונטער די דיגיטאַל און אַנאַלאָג קאַמפּאָונאַנץ (אַחוץ DAA) זענען אָנגעפילט מיט דיגיטאַל אָדער אַנאַלאָג געביטן, און די זעלבע געביטן פון יעדער שיכטע זענען פארבונדן צוזאַמען, און די זעלבע געביטן פון פאַרשידענע לייַערס זענען קאָננעקטעד דורך קייפל וויאַס: די מאָדעם DGND שטיפט איז קאָננעקטעד צו די דיגיטאַל ערד געגנט, און די AGND שפּילקע איז קאָננעקטעד צו די אַנאַלאָג ערד געגנט;די דיגיטאַל ערד געגנט און די אַנאַלאָג ערד געגנט זענען אפגעשיידט דורך אַ גלייַך ריס.
5.2 אין די פיר-שיכטע ברעט, נוצן די דיגיטאַל און אַנאַלאָג ערד געביטן צו דעקן דיגיטאַל און אַנאַלאָג קאַמפּאָונאַנץ (חוץ דאַאַ);די מאָדעם DGND שטיפט איז קאָננעקטעד צו די דיגיטאַל ערד געגנט, און די AGND שפּילקע איז קאָננעקטעד צו די אַנאַלאָג ערד געגנט;די דיגיטאַל ערד געגנט און די אַנאַלאָג ערד שטח זענען געניצט אפגעשיידט דורך אַ גלייַך ריס.
5.3 אויב אַן EMI פילטער איז פארלאנגט אין די פּלאַן, אַ זיכער פּלאַץ זאָל זיין רעזערווירט אין די צובינד כאָלעל.רובֿ EMI דעוויסעס (קרעלן / קאַפּאַסאַטערז) קענען זיין געשטעלט אין דעם געגנט;פארבונדן צו אים.
5.4 די מאַכט צושטעלן פון יעדער פאַנגקשאַנאַל מאָדולע זאָל זיין אפגעשיידט.פאַנגקשאַנאַל מאַדזשולז קענען זיין צעטיילט אין: פּאַראַלעל ויטאָבוס צובינד, אַרויסווייַזן, דיגיטאַל קרייַז (SRAM, EPROM, מאָדעם) און דאַאַ, אאז"ו ו. די מאַכט / ערד פון יעדער פאַנגקשאַנאַל מאָדולע קענען זיין קאָננעקטעד בלויז אין די מקור פון מאַכט / ערד.
5.5 פֿאַר סיריאַל דטע מאַדזשולז, נוצן דיקאָופּלינג קאַפּאַסאַטערז צו רעדוצירן מאַכט קאַפּלינג, און טאָן די זעלבע פֿאַר טעלעפאָן שורות.
5.6 די ערד דראָט איז קאָננעקטעד דורך איין פונט, אויב מעגלעך, נוצן Bead;אויב עס איז נייטיק צו פאַרשטיקן EMI, לאָזן די ערד דראָט צו זיין קאָננעקטעד אין אנדערע ערטער.
5.7 אַלע ערד ווירעס זאָל זיין ווי ברייט ווי מעגלעך, 25-50 מיל.
5.8 די קאַפּאַסאַטער טראַסעס צווישן אַלע IC מאַכט צושטעלן / ערד זאָל זיין ווי קורץ ווי מעגלעך, און קיין דורך האָלעס זאָל זיין געוויינט.

6. קריסטאַל אַסאַלייטער קרייַז

6.1 אַלע טראַסעס קאָננעקטעד צו די אַרייַנשרייַב / רעזולטאַט טערמינאַלס פון די קריסטאַל אַסאַלייטער (אַזאַ ווי XTLI, XTLO) זאָל זיין ווי קורץ ווי מעגלעך צו רעדוצירן די השפּעה פון ראַש ינטערפיראַנס און פונאנדערגעטיילט קאַפּאַסאַטאַנס אויף די קריסטאַל.די XTLO שפּור זאָל זיין ווי קורץ ווי מעגלעך, און די בענדינג ווינקל זאָל נישט זיין ווייניקער ווי 45 דיגריז.(ווייַל XTLO איז קאָננעקטעד צו אַ שאָפער מיט שנעל העכערונג צייט און הויך קראַנט)
6.2 עס איז קיין ערד שיכטע אין די טאָפּל-סיידאַד ברעט, און די ערד דראָט פון די קריסטאַל אַסאַלייטער קאַפּאַסאַטער זאָל זיין קאָננעקטעד צו די מיטל מיט אַ קורץ דראָט ווי ברייט ווי מעגלעך
די DGND שטיפט קלאָוסאַסט צו די קריסטאַל אַסאַלייטער, און מינאַמייז די נומער פון וויאַס.
6.3 אויב מעגלעך, ערד די קריסטאַל פאַל.
6.4 פאַרבינדן אַ 100 אָום רעסיסטאָר צווישן די XTLO שטיפט און די קריסטאַל / קאַפּאַסאַטער נאָדע.
6.5 די ערד פון די קריסטאַל אַסאַלייטער קאַפּאַסאַטער איז גלייַך פארבונדן צו די GND שטיפט פון די מאָדעם.דו זאלסט נישט נוצן די ערד געגנט אָדער ערד טראַסעס צו פאַרבינדן די קאַפּאַסאַטער צו די GND שטיפט פון די מאָדעם.

7. ינדעפּענדענט מאָדעם פּלאַן ניצן עיאַ / טיאַ-232 צובינד

7.1 ניצן אַ מעטאַל פאַל.אויב אַ פּלאַסטיק שאָל איז פארלאנגט, מעטאַל שטער זאָל זיין פּייסטיד ין אָדער קאַנדאַקטיוו מאַטעריאַל זאָל זיין ספּרייד צו רעדוצירן EMI.
7.2 שטעלן טשאָוקס פון די זעלבע מוסטער אויף יעדער מאַכט שנור.
7.3 די קאַמפּאָונאַנץ זענען געשטעלט צוזאַמען און נאָענט צו די קאַנעקטער פון די EIA / TIA-232 צובינד.
7.4 אַלע EIA / TIA-232 דעוויסעס זענען ינדיווידזשואַלי פארבונדן צו מאַכט / ערד פֿון די מאַכט מקור.דער מקור פון מאַכט / ערד זאָל זיין די מאַכט אַרייַנשרייַב וואָקזאַל אויף די ברעט אָדער די רעזולטאַט וואָקזאַל פון די וואָולטידזש רעגולאַטאָר שפּאָן.
7.5 EIA / TIA-232 קאַבלע סיגנאַל ערד צו דיגיטאַל ערד.
7.6 אין די פאלגענדע קאַסעס, די EIA/TIA-232 קאַבלע שילד דאַרף ניט זיין קאָננעקטעד צו די מאָדעם שאָל;ליידיק קשר;קאָננעקטעד צו די דיגיטאַל ערד דורך אַ קרעל;די EIA / TIA-232 קאַבלע איז גלייַך פארבונדן צו די דיגיטאַל ערד ווען אַ מאַגנעטיק רינג איז געשטעלט לעבן די מאָדעם שאָל.

8. די וויירינג פון VC און VREF קרייַז קאַפּאַסאַטערז זאָל זיין ווי קורץ ווי מעגלעך און ליגן אין די נייטראַל געגנט.

8.1 פאַרבינדן די positive וואָקזאַל פון די 10uF VC עלעקטראָליטיק קאַפּאַסאַטער און די 0.1uF VC קאַפּאַסאַטער צו די VC שפּילקע (PIN24) פון די מאָדעם דורך אַ באַזונדער דראָט.
8.2 פאַרבינדן די נעגאַטיוו וואָקזאַל פון די 10uF VC עלעקטראָליטיק קאַפּאַסאַטער און די 0.1uF VC קאַפּאַסאַטער צו די AGND שטיפט (PIN34) פון די מאָדעם דורך אַ קרעל און נוצן אַ פרייַ דראָט.
8.3 פאַרבינדן די positive וואָקזאַל פון די 10uF VREF עלעקטראָליטיק קאַפּאַסאַטער און די 0.1uF VC קאַפּאַסאַטער צו די VREF שפּילקע (PIN25) פון די מאָדעם דורך אַ באַזונדער דראָט.
8.4 קאָננעקט די נעגאַטיוו וואָקזאַל פון די 10uF VREF עלעקטראָליטיק קאַפּאַסאַטער און די 0.1uF VC קאַפּאַסאַטער צו די VC שפּילקע (PIN24) פון די מאָדעם דורך אַ פרייַ שפּור;טאָן אַז עס איז פרייַ פון די 8.1 שפּור.
VREF ——+——–+
┿ 10ו ┿ 0.1ו
ווק ——+——–+
┿ 10ו ┿ 0.1ו
+——–+—–~~~~~—+ AGND
גענוצט קרעל זאָל טרעפן:
ימפּידאַנס = 70 וו ביי 100 מהז;;
רייטאַד קראַנט = 200מאַ;;
מאַקסימום קעגנשטעל = 0.5וו.

9. טעלעפאָנירן און כאַנדסעט צובינד

9.1 שטעלן טשאָקע אין די צובינד צווישן שפּיץ און רינג.
9.2 די דעקאָופּלינג אופֿן פון די טעלעפאָן ליניע איז ענלעך צו די פון די מאַכט צושטעלן, ניצן מעטהאָדס אַזאַ ווי אַדינג ינדאַקטאַנס קאָמבינאַציע, דערשטיקן און קאַפּאַסאַטער.אָבער, די דיקאָופּלינג פון די טעלעפאָן ליניע איז מער שווער און מער נאָוטווערדי ווי די דיקאָופּלינג פון די מאַכט צושטעלן.דער גענעראַל פירונג איז צו רעזערווירן די שטעלעס פון די דעוויסעס פֿאַר אַדזשאַסטמאַנט בעשאַס פאָרשטעלונג / EMI פּרובירן סערטאַפאַקיישאַן.

https://www.xdwlelectronic.com/high-quality-printed-circuit-board-pcb-product/


פּאָסטן צייט: מאי 11-2023